Advertisement

Optimierungsaktivitäten

  • Franz J. Rammig
Chapter
  • 46 Downloads
Part of the Leitfäden und Monographien der Informatik book series (LMI)

Zusammenfassung

Optimierungsaktivitäten auf der Systemebene sollen hier nicht behandelt werden. Hier gilt es, mit simulativen und analytischen Methoden „bottlenecks“ des Entwurfs zu identifizieren und gezielt zu beheben. Zum Beheben solcher Engpässe können entweder zusätzliche Komponenten (Ressourcen) eingeführt werden, oder vorhandene müssen leistungsfähiger implementiert werden. Man beachte, daß in diesem Zusammenhang der Ressourcentyp „Datentransport“ eine zentrale Rolle spielt.

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Literatur

  1. [01]
    J. Beister, R. Ziegler: Zur Minimisierung von Funktionenbündeln Nachrichtentechnische Fachberichte 49, 1974Google Scholar
  2. [02]
    R. K. Brayton, G. D. Hachtel, L. A. Hamchada, A. R. Newton, A. L. M. Sangiovanni-Vincentelli: A comparison of logic minimization strategies using ESPRESSO: an APL program package for partitioned logic minimization Proceedings ISCAS, 1982Google Scholar
  3. [03]
    R. K. Brayton, G. D. Hachtel: Logic minimization algorithms for VLSI synthesis Kluwer Acad. Publ., 1984CrossRefGoogle Scholar
  4. [04]
    R. P. Brent: The Parallel Evaluation of General Arithmetic Expressions JACM 21: 2, Apr. 1974MathSciNetGoogle Scholar
  5. [05]
    J. A. Darringer et al.: LSS: a system for production logic synthesis IBM, Journal on R und D 28, Nr. 5, 1984Google Scholar
  6. [06]
    J. A. Darringer, W. H. Joyner: A New Look at Logic Synthesis Proceedings 17th DAC, 1980Google Scholar
  7. [07]
    W. Grass, H.-M. Lipp: LOGE - a highly effective system for logic design automation ACM SIGDA Newsletter 9, No. 2, 1979Google Scholar
  8. [08]
    M. S. Hecht: Flow Analysis of Computer Programs North Holland, 1977Google Scholar
  9. [09]
    E. J. McCluskey: Introduction to the theory of switching circuits Mc Graw Hill. 1965Google Scholar
  10. [10]
    P. Marwedel: Ein Software-System zur Synthese von Rechnerstrukturen und zur Erzeugung von Mikrocode Habilitationsschrift, Universität Kiel, 1985Google Scholar
  11. [11]
    S. Muroga: Logic design and switching theory John Wiley, 1979Google Scholar
  12. [12]
    P. G. Paulin, J. P. Knight: Force-Directed Scheduling in Automatic Data Path Design Proceedings 24th DAC, 1987Google Scholar
  13. [13]
    P. Pfahler: Ubersetzermethoden zur automatischen Hardware-Synthese Dissertation Universität-GH Paderborn, 1988Google Scholar
  14. [14]
    P. Pfahler: Folding of Microprocessor Networks Proceedings EUROMICRO, 1987Google Scholar
  15. [15]
    C. V. Ramamoorthy, M. J. Gonzalez: Subexpression Ordering in the Execution of Arithmetic Expressions CACM 14–7, July 1971Google Scholar
  16. [16]
    B. Reusch: Generation of Prime Implicants from Subfunctions and a Unifying Approach to the Covering Problem IEEE ToC C-24, 1975Google Scholar
  17. [17]
    W. Rosenstiel: Optimizations in High Level Synthesis Proceedings EUROMICRO 86, 1986Google Scholar
  18. [18]
    G. Szwillus: Schaltwerktheorie Skriptum zur gleichnamigen Vorlesung, Universität Dortmund, FB Informatik, 1988Google Scholar
  19. [19]
    N. Tredennik: How to Flowchart on Hardware IEEE Computer, Vol. 14, No. 12, Dec. 1981Google Scholar
  20. [20]
    S. Wendt: Entwurf komplexer Schaltwerke Springer, 1974CrossRefGoogle Scholar

Copyright information

© B. G. Teubner Stuttgart 1989

Authors and Affiliations

  • Franz J. Rammig
    • 1
  1. 1.Universität-Gesamthochschule PaderbornDeutschland

Personalised recommendations