Skip to main content

RISC-Mikroprozessoren der Firmen Ross Technology, Motorola und Integrated Device Technology

  • Chapter
Mikroprozessortechnik

Part of the book series: Springer-Lehrbuch ((SLB))

  • 75 Accesses

Zusammenfassung

Den RISC-Beschreibungen in diesem Buch liegen zwei an den Universitäten von Berkeley und Stanford entwickelte RISC-Konzepte zugrunde, an denen sich heutige RISC-Prozessorhersteller orientieren. Aus dem Berkeley-Konzept und dessen ersten Realisierungen RISC I und RISC II wurde von der Firma Sun Microsystems die sog. SPARC-Architektur entwickelt (Scalable Processor ARChitecture). Da es sich um eine sog. offene Rechnerarchitektur handelt, werden Implementierungen von mehreren Herstellern angeboten. Diese sind bezüglich der Software binärkompatibel, unterscheiden sich jedoch in der Technologie und in strukturellen Details. Hier ist diese Architektur durch die Bausteinfamilie RT600 mit dem 64/32-Bit-Prozessor hyperSPARC der Firma Ross Technology vertreten.

This is a preview of subscription content, log in via an institution to check access.

Access this chapter

Chapter
USD 29.95
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
eBook
USD 54.99
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever

Tax calculation will be finalised at checkout

Purchases are for personal use only

Institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Literatur

  • Dewar, R.B.K.; Smosna, M (1990): Microprocessors. New York: McGraw-Hill

    Google Scholar 

  • IDT (1991a): MIPS — introduction to the R4000 microprocessor. Sunnyvale: MIPS Computer Systems

    Google Scholar 

  • IDT (1991b): MIPS R4000 user’s manual. Sunnyvale: MIPS Computer Systems

    Google Scholar 

  • IDT (1991c): RISC data book. Santa Clara: Integrated Device Technology

    Google Scholar 

  • Kane, G. (1988): MIPS RISC architecture. Englewood Cliffs: Prentice Hall

    Google Scholar 

  • Motorola (1993): PowerPCTM 601 — RISC microprocessor user’s manual

    Google Scholar 

  • Ross (1993): SPARC RISC user’s guide — hyperSPARC edition, 3rd ed. Austin: Ross Technology

    Google Scholar 

  • Sun Microsystems (1987): A RISC tutorial

    Google Scholar 

Download references

Author information

Authors and Affiliations

Authors

Rights and permissions

Reprints and permissions

Copyright information

© 1994 Springer-Verlag Berlin Heidelberg

About this chapter

Cite this chapter

Flik, T., Liebig, H. (1994). RISC-Mikroprozessoren der Firmen Ross Technology, Motorola und Integrated Device Technology. In: Mikroprozessortechnik. Springer-Lehrbuch. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-662-08757-2_9

Download citation

  • DOI: https://doi.org/10.1007/978-3-662-08757-2_9

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-540-57010-3

  • Online ISBN: 978-3-662-08757-2

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics