Zusammenfassung
In Kapitel 1 wurde schwerpunktmäßig eine Einführung in den Aufbau, die Arbeitsweise und die Assemblerprogrammierung von Rechnersystemen gegeben und dabei ein vereinfachter CISC-Prozessor mit 16-Bit-Verarbeitungsbreite sowie ein einfacher RISC-Prozessor mit 32-Bit-Verarbeitungsbreite vorgestellt. Heutige CISC- und RISC-Prozessoren hoher Leistungsfähigkeit sind meist als 32-Bit-Prozessoren ausgelegt, jedoch sehr viel komplexer als der RISC aus Kapitel 1. Dies liegt zum einen an einem hohen Grad an Parallelität der Verarbeitung, die sich in Fließbandstrukturen und in der Anzahl und Organisation von parallel arbeitenden Funktionseinheiten ausdrückt. Damit zusammenhängend können diese Prozessoren auch sehr hoch getaktet werden. Zum andern liegt dies an prozessorexternen wie prozessorinternen breiteren Daten- und ggf. Adreßwegen von meist 64 Bits. Erstere ermöglichen eine höhere Übertragungsleistung („Busbandbreite“) für den Transport von Befehlen und Daten unter Nutzung von prozessorinternen Caches. Letztere erlauben es, größere Adressen bereitzustellen und somit den direkt adressierbaren Adreßraum über die sonst vorhandene Begrenzung von 4 G Adressen hinaus ausdehnen zu können.
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Literatur
Advanced Micro Devices (1993): Am29000™ and Am29005™ user’s manual and data sheet
Bode, A. (1997) in Rechenberg, P. (Hrsg.): Informatik-Handbuch — Technische Informatik. Wien: Hanser
DEC (1994): DECchip 21064 und DECchip 21064A Alpha AXP microprocessors — preliminary hardware reference manual
Flynn, M.J. (1995): Computer Architecture — pipelined and parallel processor design. Boston: Jones and Bartlett
IDT (1991): MIPS R4000 user’s manual. Sunnyvale: MIPS Computer Systems
Intel (1993): PentiumTM processor user’s manual, vol. 1: Pentium processor data book
Intel (1996): Pentium® Pro family developer’s manual, vol. 2: Programmer’s reference manual
Motorola (1982): MC68000 16-bit microprocessor user’s manual. 3rd ed.
Motorola (1993): PowerPCTM 601 — RISC microprocessor user’s manual
Motorola (1994a): PowerPCTM 604 — RISC microprocessor user’s manual
Motorola (1994b): MC68060 User’s manual
Smith, J.E.; Weiss, S. (1994): Power PC 601 and Alpha 21064: A tale of two RISCs. Computer 27, H.6, 46–58
Stallings, W. (1996): Computer organization and architecture — designing for performance. 4th ed. Upper Saddle River: Prentice-Hall
Tanenbaum, A.S. (1995): Moderne Betriebssysteme. 2. Aufl. München: Hanser
Ungerer, T. (1995): Mikroprozessortechnik. Bonn: Thomson
Yeh, T.-Y.; Patt, Y.N. (1992): Alternative implementations of two-level adaptive branch pre-diction. Proc. of the 19th annual international symposium on computer architecture, Mai 1992, 124–134
Author information
Authors and Affiliations
Rights and permissions
Copyright information
© 1998 Springer-Verlag Berlin Heidelberg
About this chapter
Cite this chapter
Flik, T., Liebig, H. (1998). Der Mikroprozessor. In: Mikroprozessortechnik. Springer-Lehrbuch. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-662-08755-8_2
Download citation
DOI: https://doi.org/10.1007/978-3-662-08755-8_2
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-662-08756-5
Online ISBN: 978-3-662-08755-8
eBook Packages: Springer Book Archive