Skip to main content

Part of the book series: Mikroelektronik ((MIKROELEKTRONIK))

  • 41 Accesses

Zusammenfassung

Der Entwurf einer integrierten Schaltung beginnt nach Abschluß der Systementwicklung und der Festschreibung einer IC-Spezifikation. Zur Spezifikation gehören die technischen Anforderungen, außerdem aber auch Aussagen über den geplanten Zeit- und Kostenrahmen für Design und spätere Produktion und über den erwarteten Bedarf. Diese Vorgaben müssen sorgfältig durchdacht sein, damit sie Grundlage für die Beantwortung der Frage sein können, ob die Schaltung besser als PLD, Gate Array- oder Standardzellen-Design zu realisieren ist. Entscheidungshilfen werden in Abschnitt 3.4 diskutiert.

This is a preview of subscription content, log in via an institution to check access.

Access this chapter

Chapter
USD 29.95
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
eBook
USD 54.99
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
Softcover Book
USD 69.99
Price excludes VAT (USA)
  • Compact, lightweight edition
  • Dispatched in 3 to 5 business days
  • Free shipping worldwide - see info

Tax calculation will be finalised at checkout

Purchases are for personal use only

Institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Literaturverzeichnis

  1. Varma, P.; Ambler, A.P.; Baker, K.: On-chip testing of embedded p.l.a.s. Journal of Electronic and Radio Engineers 9(1985)306–310

    Article  Google Scholar 

  2. Saluja, K.K; Upadhyaya, S.J.: A built-in self testing PLA design with high fault coverage. Proc. of the Int. Conf. on Computer Design. VLSI in Computers, Port Chester, USA, October 6–9(1986)596–599

    Google Scholar 

  3. Ditzinger, A.; Tatje, J.: ASIC-Entwicklung ohne CAE-Unterstützung nicht denkbar. Elektronik 9(1988)64–67

    Google Scholar 

  4. Kern, W.: Anwendungsspezifische Integrierte Schaltungen. Heidelberg: Hüthig 1986

    Google Scholar 

  5. Ammon, P.: Gate Arrays. Heidelberg: Hüthig 1985

    Google Scholar 

  6. Bursky, D.: Advanced ECL family boosts performance threefold. Electronic Design 17(1987)41–42, 44, 46

    Google Scholar 

  7. Gerner, M.; Griiter, O.; Laßmann, R.: Entwicklung von kundenspezifischen Bausteinen, 4. Teil: PrüfVorbereitung, und Prüfstrategie. Elektronik 22(1984)129–133

    Google Scholar 

  8. Häringer, H.-P.: Die Testbarkeit analysieren. Elektronik 22(1986)92–96

    Google Scholar 

  9. Jacomet, M.; Reber, A.: Testbarer Schaltungsentwurf — eine Übersicht. Bulletin Schweizerischer Elektrotechnischer Verein 11(1987)638–643

    Google Scholar 

  10. Wadsworth, B.: The role of personal workstations in gate array design. Electronic Engineering 731(1987)57–62

    Google Scholar 

  11. Tietze, U.; Schenk, Ch.: Halbleiterschaltungstechnik. 8. Aufl. Berlin, Heidelberg: Springer 1986

    Google Scholar 

  12. Hacke, H.-J.: Montage Integrierter Schaltungen. Berlin, Heidelberg: Springer 1987

    Google Scholar 

Download references

Author information

Authors and Affiliations

Authors

Rights and permissions

Reprints and permissions

Copyright information

© 1989 Springer-Verlag Berlin Heidelberg

About this chapter

Cite this chapter

Kemper, A., Meyer, M. (1989). Design-Ablauf. In: Entwurf von Semicustom-Schaltungen. Mikroelektronik. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-95600-3_5

Download citation

  • DOI: https://doi.org/10.1007/978-3-642-95600-3_5

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-540-51561-6

  • Online ISBN: 978-3-642-95600-3

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics