Skip to main content

Reduced Instruction Set Computers — Grundprinzipien einer neuen Prozessorarchitektur

  • Chapter
Informatik in der Praxis

Zusammenfassung

Der Begriff “Reduced Instruction Set Computer” (RISC) für eine Prozessorarchitektur auf der Basis stark vereinfachter, auf das Notwendigste reduzierter Befehlssätze wurde Anfang der 80er Jahre von David Patterson (University of California, Berkeley) geprägt, nachdem im IBM Forschungszentrum in Yorktown Heights schon einige Jahre an einer Prozessorentwicklung nach diesem Prinzip gearbeitet wurde. In der gleichen Zeit wurden auch an den Universitäten von Berkeley und Stanford Forschungsprojekte gestartet mit dem Ziel, die RISC-Philosophie wissenschaftlich zu untersuchen und anhand konkreter VLSI-Implementierungen zu evaluieren.

This is a preview of subscription content, log in via an institution to check access.

Access this chapter

Institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Literatur

  1. Colwell, R.; Hitchcock, C.; Jensen, E.; Sprunt, H.; Kollar, C.: Instruction Sets and Beyond: Computers, Complexity, and Controversy. IEEE Computer 18, No. 9, 8 (1985)

    Article  Google Scholar 

  2. Hennessy, J.; Jouppi, N.; Gill, J.; Baskett, F.; Strong, A.; Gross, T.; Rowen, C; Leonard, J.: The MIPS Machine. IEEE COMPCON 24, 2 (1982)

    Google Scholar 

  3. Huguet, M.; Lang, T.: A Reduced Register File for RISC Architectures. Comp. Arch. News 13, No. 4, 22 (1985)

    Article  Google Scholar 

  4. Katevenis, M.: Reduced Instruction Set Computer Architectures for VLSI. Cambridge, Mass., The MIT Press, 1985

    Google Scholar 

  5. Katz, R.H.: Implementation of VLSI Systems. Report No. UCB/CSD 86/259, Comp. Science Division, UC Berkeley CA (1985)

    Google Scholar 

  6. Patterson, D.; Sequin, C.: A VLSI RISC. IEEE Computer 15, No. 9, 8 (1982)

    Article  Google Scholar 

  7. Patterson, D.: Reduced Instruction Set Computers. Comm. ACM 28, 8 (1985)

    Article  Google Scholar 

  8. Pountain, D.: The Acorn RISC Machine. Byte 11, No. 1, 387 (1986)

    Google Scholar 

  9. Radin, G.: The 801 Minicomputer. ACM Proc. Arch. Support for Prog. Lang and Operating Systems, 39 (1982)

    Google Scholar 

  10. Ungar, D.; Blau, R., Foley, P.; Samples, D.; Patterson, D.: Architecture of SOAR: Smalltalk on a RISC. Sigarch Newsletter 12, No. 3, 188(1984)

    Article  Google Scholar 

  11. Wallich, P.: Toward Simpler, Faster Computers. IEEE Spectrum 22, No. 8, 38 (1985)

    Google Scholar 

Download references

Authors

Editor information

Editors and Affiliations

Rights and permissions

Reprints and permissions

Copyright information

© 1986 Springer-Verlag Berlin Heidelberg

About this chapter

Cite this chapter

Klein, A. (1986). Reduced Instruction Set Computers — Grundprinzipien einer neuen Prozessorarchitektur. In: Schwärtzel, H. (eds) Informatik in der Praxis. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-93336-3_25

Download citation

  • DOI: https://doi.org/10.1007/978-3-642-93336-3_25

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-642-93337-0

  • Online ISBN: 978-3-642-93336-3

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics