Zusammenfassung
Der Begriff “Reduced Instruction Set Computer” (RISC) für eine Prozessorarchitektur auf der Basis stark vereinfachter, auf das Notwendigste reduzierter Befehlssätze wurde Anfang der 80er Jahre von David Patterson (University of California, Berkeley) geprägt, nachdem im IBM Forschungszentrum in Yorktown Heights schon einige Jahre an einer Prozessorentwicklung nach diesem Prinzip gearbeitet wurde. In der gleichen Zeit wurden auch an den Universitäten von Berkeley und Stanford Forschungsprojekte gestartet mit dem Ziel, die RISC-Philosophie wissenschaftlich zu untersuchen und anhand konkreter VLSI-Implementierungen zu evaluieren.
Preview
Unable to display preview. Download preview PDF.
Literatur
Colwell, R.; Hitchcock, C.; Jensen, E.; Sprunt, H.; Kollar, C.: Instruction Sets and Beyond: Computers, Complexity, and Controversy. IEEE Computer 18, No. 9, 8 (1985)
Hennessy, J.; Jouppi, N.; Gill, J.; Baskett, F.; Strong, A.; Gross, T.; Rowen, C; Leonard, J.: The MIPS Machine. IEEE COMPCON 24, 2 (1982)
Huguet, M.; Lang, T.: A Reduced Register File for RISC Architectures. Comp. Arch. News 13, No. 4, 22 (1985)
Katevenis, M.: Reduced Instruction Set Computer Architectures for VLSI. Cambridge, Mass., The MIT Press, 1985
Katz, R.H.: Implementation of VLSI Systems. Report No. UCB/CSD 86/259, Comp. Science Division, UC Berkeley CA (1985)
Patterson, D.; Sequin, C.: A VLSI RISC. IEEE Computer 15, No. 9, 8 (1982)
Patterson, D.: Reduced Instruction Set Computers. Comm. ACM 28, 8 (1985)
Pountain, D.: The Acorn RISC Machine. Byte 11, No. 1, 387 (1986)
Radin, G.: The 801 Minicomputer. ACM Proc. Arch. Support for Prog. Lang and Operating Systems, 39 (1982)
Ungar, D.; Blau, R., Foley, P.; Samples, D.; Patterson, D.: Architecture of SOAR: Smalltalk on a RISC. Sigarch Newsletter 12, No. 3, 188(1984)
Wallich, P.: Toward Simpler, Faster Computers. IEEE Spectrum 22, No. 8, 38 (1985)
Editor information
Editors and Affiliations
Rights and permissions
Copyright information
© 1986 Springer-Verlag Berlin Heidelberg
About this chapter
Cite this chapter
Klein, A. (1986). Reduced Instruction Set Computers — Grundprinzipien einer neuen Prozessorarchitektur. In: Schwärtzel, H. (eds) Informatik in der Praxis. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-93336-3_25
Download citation
DOI: https://doi.org/10.1007/978-3-642-93336-3_25
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-642-93337-0
Online ISBN: 978-3-642-93336-3
eBook Packages: Springer Book Archive