Skip to main content

Eine neue Prozessorarchitektur zur Parallelisierung arithmetischer Operationen

  • Chapter
Visualisierung in Mathematik und Naturwissenschaften
  • 56 Accesses

Zusammenfassung

Echtzeitgraphik und interaktive realistische Darstellung großer hierarchischer Modelle verlangt erhebliche Rechenleistung für Floatingpoint-Graphikoperationen. Insbesondere graphikintensive Anwendungen können mehr Rechenleistung absorbieren, als die graduellen Verbesserungen durch herkömmliche Weiterentwicklung erreichen können. Der heutige Stand der Technik in der Halbleitertechnologie setzt der Forderung nach deutlicher Steigerung der Graphikleistung von Workstations physikalische Grenzen. Das Konzept der Parallelisierung komplexer graphischer Algorithmen ist ein erfolgreicher Weg, die notwendige Leistungssteigerung zu erreichen. Die Architektur der Workstation GX4000 basiert auf diesem Konzept.

Abstract

Realtime graphics and interactive realistic imaging of large hierarchical models requires significant compute power for floating-point graphics operations. The demand for high performance cannot be met by the gradual improvements of traditional hardware design. The concept of parallel processing of complex graphical algorithms provides the capabilities to achieve the necessary high performance. The architecture of the GX4000 workstation is based on this concept.

This is a preview of subscription content, log in via an institution to check access.

Access this chapter

Chapter
USD 29.95
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
eBook
USD 54.99
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
Softcover Book
USD 69.99
Price excludes VAT (USA)
  • Compact, lightweight edition
  • Dispatched in 3 to 5 business days
  • Free shipping worldwide - see info

Tax calculation will be finalised at checkout

Purchases are for personal use only

Institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Author information

Authors and Affiliations

Authors

Editor information

Editors and Affiliations

Rights and permissions

Reprints and permissions

Copyright information

© 1989 Springer-Verlag Berlin Heidelberg

About this chapter

Cite this chapter

Bischof, M. (1989). Eine neue Prozessorarchitektur zur Parallelisierung arithmetischer Operationen. In: Jürgens, H., Saupe, D. (eds) Visualisierung in Mathematik und Naturwissenschaften. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-83809-5_2

Download citation

  • DOI: https://doi.org/10.1007/978-3-642-83809-5_2

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-540-51224-0

  • Online ISBN: 978-3-642-83809-5

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics