Zusammenfassung
Abschnitt 2.1.1 gibt zunächst einen allgemeinen Überblick über den Steuerwerksentwurf, bevor in den folgenden Abschnitten spezieller auf Fragen der Steuerwerksbeschreibung, der Zustandscodierung und der Logikminimierung eingegangen wird. Dabei soll hauptsächlich die im weiteren verwendete Terminologie und Symbolik eingeführt werden, für eine detailliertere Einführung muß auf entsprechende Standardliteratur verwiesen werden (z. B. [McCl 86]).
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Notes
Es wurde eine Realisierung mit Komplexgattern in statischer CMOS-Technologie angenommen.
Ein Digraph heißt stark zusammenhängend, wenn von jedem Knoten des Graphen eine gerichtete Kantenfolge zu jedem anderen Knoten des Graphen führt.
Die hier benutzte Definition entspricht der für “simple I/O sequences” [Hsie 71] bzw. “unique I/O sequences” [SaDa 88] und nicht der für “distinguishing sequences” [Henn 64].
Author information
Authors and Affiliations
Rights and permissions
Copyright information
© 1992 Springer-Verlag Berlin Heidelberg
About this chapter
Cite this chapter
Eschermann, B. (1992). Synthese und Test hochintegrierter Steuerwerke. In: Testfreundliche Synthese hochintegrierter Schaltungen. FZI-Berichte Informatik. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-77639-7_2
Download citation
DOI: https://doi.org/10.1007/978-3-642-77639-7_2
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-540-55661-9
Online ISBN: 978-3-642-77639-7
eBook Packages: Springer Book Archive