Zusammenfassung
Um Probleme in besonders zeitkritischen Anwendungen der Signalverarbeitung zu lösen, wie z.B. der Bild- und Spracherkennung unter Echtzeitbedingungen, müssen sehr rechenintensive Algorithmen abgearbeitet werden. Die dazu notwendigen Rechenleistungen können von konventionellen Rechnern oft nicht zur Verfügung gestellt werden. Eine Möglichkeit besteht jedoch darin, algorithmisch spezialisierte Schaltungen zu entwerfen und in VLSI-Technik (Very Large Scale Integration) zu realisieren. Besonders hohe Verarbeitungsleistungen lassen sich mit massiv parallelen Schaltungsarchitekturen erreichen, die die folgenden Eigenschaften auf sich vereinen: Verteilte Speicherung der Daten, verteilte Rechenkapazität, einfache und regelmäßige Kommunikationsgeometrie, kein globaler Datenfluß, massiver und homogener Parallelismus und skalierbare Schaltungsstruktur. Spezielle Realisierungen solcher Rechenfelder sind unter den Namen “systolische Felder” und “Wellenfrontfelder” bekannt geworden [8].
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Literatur
U. Arzt and L. Thiele. Simulation von VLSI-Schaltungen auf dem Transputer. In Transputer Anwender Treffen (TAT), pages 165–170, Aachen, 1990.
U. Arzt and L. Thiele. Hardware description with VLSI-Occam. In Proc. IFIP 10th International Computer Hardware Description Languages, Marseille, April 1991.
U. Arzt and L. Thiele. VLSI-Occam. In GME-Fachtagung Mikroelektronik, pages 229–235, BadenBaden, 1991.
A.V. Aho, R. Sethi, J.D. Ullma. Compilers - Principles, Techniques and Tools. Addison-Wesley, 1986.
J. Bu, L. Thiele, and E. Deprettere. Simple loop programs: Dependency structure and single assignment code. Technical Report SFB124, University of Saarland, Saarbrücken, Germany, June 1989.
C. A. R. Hoare. Communicating sequential processes. Communications of the ACM, 1978.
M. Huber, J. Teich, and L. Thiele. Design of configurable processor arrays (invited paper). In Proc. IEEE Int. Symp. Circuits and Systems, pages 970–973, New Orleans, May 1990.
S. Y. Kung. VLSI Processor Arrays. Prentice Hall, Englewood Cliffs., 1987.
V. Roychowdhury, L. Thiele, S. K. Rao, and T. Kai—lath. On the localization of algorithms for VLSI processor arrays, in: VLSI Signal Processing III, IEEE Press, New York, pages 459–470, 1989.
J. Teich and L. Thiele. Control generation in the design of processor arrays. Int. Journal on VLSI and Signal Processing, 3(2):77–92, 1991.
J. Teich and L. Thiele. Uniform design of parallel programs for DSP. In Proc. IEEE Int. Symp. Circuits and Systems, pages 344a–347a, Singapore, June 1991.
J. Teich and L. Thiele. Partitioning of processor arrays: A piecewise regular approach. INTEGRATION: The VLSI Journal, 1992.
L. Thiele. On the hierarchical design of VLSI processor arrays. In IEEE Symp. on Circuits and Systems, pages 2517–2520, Helsinki, 1988.
L. Thiele and I. Tamitani. Hierarchical approach to the design and programming of processor arrays with resource constraints. Technischer Bericht, C&C Systems Research Laboratories, NEC, Japan und Lehrstuhl für Mikroelektronik, Universität des Saarlandes, Oct. 1990.
Author information
Authors and Affiliations
Editor information
Editors and Affiliations
Rights and permissions
Copyright information
© 1992 Springer-Verlag Berlin Heidelberg
About this paper
Cite this paper
Arzt, U., Merziger, D., Thiele, L. (1992). Rekursive Prozeduraufrufe in VLSI-Occam. In: Grebe, R., Baumann, M. (eds) Parallele Datenverarbeitung mit dem Transputer. Informatik aktuell. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-77447-8_15
Download citation
DOI: https://doi.org/10.1007/978-3-642-77447-8_15
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-540-55386-1
Online ISBN: 978-3-642-77447-8
eBook Packages: Springer Book Archive