Skip to main content

Partitionierungsschemata für Rechnerstrukturen

  • Conference paper
Book cover GI — 18. Jahrestagung II

Part of the book series: Informatik-Fachberichte ((INFORMATIK,volume 188))

  • 52 Accesses

Zusammenfassung

Hardwarebeschreibungssprachen (HDLs) sind ein wichtiger Ausgangspunkt für die Synthese komplexer digitaler Systeme. Allerdings ist die in diesen Sprachen verwendete Blockstruktur, die von höheren Programmiersprachen übernommen wurde, nicht zur Unterstützung weit verbreiterter Partitionierungsschemata, wie sie für Prozessoren und ähnliche Schaltungen üblich sind, geeignet. Unter diesem Gesichtspunkt werden in diesem Text einige gängige Partitionierungsschemata miteinander verglichen und auf ihre Brauchbarkeit als Blockstruktur für Hardwarebeschreibungssprachen untersucht. Es wird dann ein verallgemeinertes Schema vorgeschlagen, das die Beschreibung von konventionellen Architekturen ebenso wie die Beschreibung von Mehrprozessor-Systemen und VLSI-Strukturen unterstützt.

This is a preview of subscription content, log in via an institution to check access.

Access this chapter

Chapter
USD 29.95
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
eBook
USD 54.99
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
Softcover Book
USD 69.99
Price excludes VAT (USA)
  • Compact, lightweight edition
  • Dispatched in 3 to 5 business days
  • Free shipping worldwide - see info

Tax calculation will be finalised at checkout

Purchases are for personal use only

Institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Literatur

  1. M. Barbacci: Instruction Set Processor Specification (ISPS): The Notation and Its Applications; IEEE-Trans.-Comp., January 1981.

    Google Scholar 

  2. C. G. Bell, A. Newell, D. P. Siewiorek: Computer Structures:Principles amd Examples; McGraw Hül Book Company, 1982

    Google Scholar 

  3. R. Camposano: Synthesis Techniques for Digital System Design; Proc. IEEE — ICCD, 1984

    Google Scholar 

  4. R. Hartenstein: Fundamentals of Structured Hardware Design — A Design Language Approach at Register Transfer Level; North Holland/American Elsevier; Amsterdam/New York, 1977.

    Google Scholar 

  5. R. Hartenstein: Hierarchies of Interpreters for Modelling Complex Digital Systems; Proc. GI 3rd Ann. Conference, Hamburg, 1973; Springer-Verlag, Berlin/Heidelberg/New York, 1973.

    Google Scholar 

  6. R. Hartenstein: Increasing Hardware Complexity — A Challenge to Computer Architecture Education; ISCA 1 (1973); ACM, New York 1973.

    Google Scholar 

  7. R. Hartenstein: Microprogramming Concepts — a Step towards Structured Hardware Design; Micro 7 (1974), ACM New York, 1974.

    Google Scholar 

  8. R. Hartenstein, G. Koch: The Universal Bus Considered Harmful; in [HAZA].

    Google Scholar 

  9. R. Hartenstein, R. Zaks (eds.): The Microarchitecture of Computer Systems; North Holland Publishing Co/American Elsevier, Amsterdam/New York, 1975

    Google Scholar 

  10. G. Koch: Entwurf und CDL-Simulation einer HIM-strukturierten BASIC-Maschine; Diplomarbeit; Universität Karlsruhe 1974.

    Google Scholar 

  11. A.W. Burks, H.H. Goldstine, J. v. Neumann: Preliminary Discussion of the Logical Design of an Electronic Computing Instrument; Pt. I, Vol. I, Institute for Advanced Study, Princeton, NJ, 1946.

    Google Scholar 

  12. W. Bastian, R. Hartenstein, W. Nebel: VLSI-Algorithmen: innovative Schaltungstechnik statt Software; VDI/VDE-GMR-tagung Mikroelektronik in der Automatisierungstechnik; VDI Bericht Nr. 550, Düsseldorf, 1985.

    Google Scholar 

  13. P. Wegner: Data Structures for Programming Languages;SIGPLAN Notices vol. 6 (1971) no. 2

    Google Scholar 

Download references

Author information

Authors and Affiliations

Authors

Editor information

Editors and Affiliations

Rights and permissions

Reprints and permissions

Copyright information

© 1988 Springer-Verlag Berlin Heidelberg

About this paper

Cite this paper

Hartenstein, R.W., Ryba, M. (1988). Partitionierungsschemata für Rechnerstrukturen. In: Valk, R. (eds) GI — 18. Jahrestagung II. Informatik-Fachberichte, vol 188. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-74135-7_17

Download citation

  • DOI: https://doi.org/10.1007/978-3-642-74135-7_17

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-540-50360-6

  • Online ISBN: 978-3-642-74135-7

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics