Skip to main content

Parallele Ausführung sequentieller Programme auf Multiple Processing Systems

  • Conference paper
  • 43 Accesses

Part of the book series: Informatik-Fachberichte ((INFORMATIK,volume 168))

Kurzfassung

In diesem Beitrag werden die Ergebnisse einer Untersuchung vorgestellt, deren Gegenstand die Nutzungsmöglichkeit von MSISD-Systemen für eine parallele (FORTRAN-) Programmausführung und den so zu erzielenden Speedup ist. In diesem Zusammenhang werden sowohl die Aufgaben des Precompilers als auch das Rechensystem mit seiner Arbeitsweise und Leistungsstärke beschrieben, woraus sich über die Forderungen hinsichtlich der Datenkonsistenz hinausgehende Anforderungen an die parallelen Programmkomponenten ergeben.

This is a preview of subscription content, log in via an institution.

Buying options

Chapter
USD   29.95
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
eBook
USD   54.99
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
Softcover Book
USD   69.99
Price excludes VAT (USA)
  • Compact, lightweight edition
  • Dispatched in 3 to 5 business days
  • Free shipping worldwide - see info

Tax calculation will be finalised at checkout

Purchases are for personal use only

Learn about institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Literatur

  1. G. S. Almasi Overview of parallel processing Parallel Computing 2’1985, S. 191–203

    Article  MATH  MathSciNet  Google Scholar 

  2. W. Bux Performance Issues LNCS Nr. 184, S. 108–155, 1985

    Google Scholar 

  3. M. J. Flynn Very High-Speed Computing Systems Proceedings of the IEEE No. 54, Vol. 12,’ 66, 1901–1909

    Google Scholar 

  4. C. Ghezzi Concurrency in programming languages: A survey Parallel Computing 2*85, S. 229–241

    Google Scholar 

  5. D. Hutchinson, J. Mariani, D. Shepherd Local Area Networks: An Advanced Course LNCS 184, Springer Verlag 1985

    Google Scholar 

  6. K. Hwang, F. A. Briggs Computer Architecture and Parallel Processing Mc Graw Hill 1984

    Google Scholar 

  7. IBM Application Programm System/360 Scientific Subroutine Package Version III, Programmer’s Manual, White Plains 1968

    Google Scholar 

  8. H. F. Jordan Structuring parallel algorithms in an MIMD, shared memory environment Parallel Computing, 1986, S. 93–110

    Google Scholar 

  9. D. J. Kuck A Survey of Parallel Machine Organisation and Programming ACM Computing Surveys, Nr. 9, S. 29–59, 1977

    Google Scholar 

  10. D. J. Kuck, A. H. Sameh The Effects of Program Restructuring, Algorithm Change, and Architecture Choice on Program Performance IEEE Int. Conf. on Parallel Processing 1984, S. 129–138

    Google Scholar 

  11. M. Minsky, S. Papert On some associative, parallel and analog computations in: ’Associative Information Techniques’ ed.: E. J. Jacobs, Elsevier New York, 1971

    Google Scholar 

  12. L. D. Wittie Communication Structures for Large Networks of Multicomputers IEEE Trans. on Computers, Vol. C-30, 1981, S. 264–273

    Article  Google Scholar 

Download references

Author information

Authors and Affiliations

Authors

Editor information

Editors and Affiliations

Rights and permissions

Reprints and permissions

Copyright information

© 1988 Springer-Verlag Berlin Heidelberg

About this paper

Cite this paper

Caspar, M. (1988). Parallele Ausführung sequentieller Programme auf Multiple Processing Systems. In: Kastens, U., Rammig, F.J. (eds) Architektur und Betrieb von Rechensystemen. Informatik-Fachberichte, vol 168. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-73451-9_2

Download citation

  • DOI: https://doi.org/10.1007/978-3-642-73451-9_2

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-540-18994-7

  • Online ISBN: 978-3-642-73451-9

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics