Skip to main content

Universelle Digital-Rechenanlagen

  • Chapter
Taschenbuch der Informatik
  • 63 Accesses

Zusammenfassung

Elektronische Digitalrechner sind z. Z. das letzte Glied in der Reihe der Hilfsmittel, die — wie Abakus und Rechenstab — zur Erleichterung des Rechnens entwickelt wurden. Starke Impulse für die Strukturentwicklung gingen dabei von der unmittelbar gesteliten Aufgabe aus, den Menschen von der Ausführung eintönig sich wiederholender Vorschriften beim Arbeiten mit einer mechanischen Tischrechenmaschine zu befreien.

This is a preview of subscription content, log in via an institution to check access.

Access this chapter

Chapter
USD 29.95
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
eBook
USD 54.99
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
Softcover Book
USD 69.99
Price excludes VAT (USA)
  • Compact, lightweight edition
  • Dispatched in 3 to 5 business days
  • Free shipping worldwide - see info

Tax calculation will be finalised at checkout

Purchases are for personal use only

Institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Literatur

  1. Bauer, F.L., Heinhold, J., Samelson, K., Sauer, R.: Moderne Rechenanlagen. Stuttgart: Teubner 1965.

    MATH  Google Scholar 

  2. Burks, A. W., Goldstine, H. W., von Neumann, J.: Preliminary discussion of the logical design of an electronic computing instrument. In: J. von Neumann: Collected works, Vol. 5 Oxford: Pergamon Press 1963, S. 34–79.

    Google Scholar 

  3. Gericke, H.: Theorie der Verbände. Mannheim: Bibliogr. Inst. 1967.

    Google Scholar 

  4. Birkhoff, G.: Lattice Theory. Providence, Rhode Island: American mathematical society 1948.

    Google Scholar 

  5. Shannon, C.E.: A symbolic analysis of relay and switching circuits. Trans. Amer. Inst. Electr. Engrs. 57 (1938) 718–723.

    Google Scholar 

  6. McCluskey, E.J.: Introduction to switching and automata theory. New York: McGraw-Hill 1965.

    Google Scholar 

  7. Händler, W.: Ein Minimisierungsverfahren zur Synthese von Schaltkreisen. Diss. TH Darmstadt, 1958.

    Google Scholar 

  8. Caldwell, S.H.: Der logische Entwurf von Schaltkreisen. München: Oldenbourg 1964.

    Google Scholar 

  9. Föllinger, O., Weber, W.: Methoden der Schaltalgebra. München: Oldenbourg 1967.

    MATH  Google Scholar 

  10. Ginsburg, S.: An introduction to mathematical machine theory. Reading: Addison-Wesley 1962.

    MATH  Google Scholar 

  11. Hartmanis, J., Stearns, R.E.: Algebraic structure theory of sequential machines. Englewood Cliffs: Prentice-Hall 1966.

    MATH  Google Scholar 

  12. Booth, T.L.: Sequential machines and automata theory. New York: Wiley 1967.

    MATH  Google Scholar 

  13. Starke, P.H.: Abstrakte Automaten. Berlin: Deutscher Verlag der Wissenschaften 1969.

    MATH  Google Scholar 

  14. Böhling, K.H., Indermark, K.: Endliche Automaten I. Mannheim: Bibliogr. Inst. 1969.

    MATH  Google Scholar 

  15. Böhling, K.H., Schött, D.: Endliche Automaten II. Mannheim: Bibliogr. Inst. 1970.

    MATH  Google Scholar 

  16. Hotz, G., Walter, H.: Automatentheorie und formale Sprachen I und II. Mannheim: Bibliogr. Inst. 1968 und 1969.

    Google Scholar 

  17. Maurer, H.: Theoretische Grundlagen der Programmiersprachen. Mannheim: Bibliogr. Inst. 1969.

    MATH  Google Scholar 

  18. Hopcraft, J.E., Ullman, J.D.: Formal languages and their relation to automata. Reading: Addison-Wesley 1969.

    Google Scholar 

  19. Knuth, D. E.: The art of programming. Vol. 1, Fundamental algorithms. Vol. 2, Seminumerical algorithms. Reading: Addison-Wesley 1968 und 1969.

    Google Scholar 

  20. Hull, T.E.: Introduction to computing. Englewood Cliffs: Prentice-Hall 1966.

    MATH  Google Scholar 

  21. Bachmann, K.-H., Programmierung für Digitalrechner. Berlin: Deutscher Verlag der Wissenschaften 1967.

    Google Scholar 

  22. Flores, J.: Software-Technik. Stuttgart: Berliner Union 1969.

    MATH  Google Scholar 

  23. McCracken, D.D.: Digital computer programming. New York: Wiley 1957.

    MATH  Google Scholar 

  24. Knödel, W.: Programmierung von Ziffernrechenanlagen. Wien: Springer 1961.

    Google Scholar 

  25. Stein, M.L., Munro, W.D.: Computer programming. New York: Academic Press 1964.

    MATH  Google Scholar 

  26. Göntsch, F.R., Schneider, H.-J.: Einführung in die Programmierung digitaler Rechenautomaten. Berlin: Walter de Gruyter 1972.

    Google Scholar 

  27. Von der Poel, W.L.: A simple electronic computer. Appl. Sci. Res. 2 (1952) 367.

    Article  MATH  Google Scholar 

  28. Poesch, H., Fromme, Th.: Programmorganisation bei kleinen Rechenautomaten mit innerem Programme. ZAMM 34 (1954) 307–308.

    Article  MATH  Google Scholar 

  29. Steinbuch, K.Taschenbuch der Nachrichtenverarbeitung Kap. 10.1 Digitale Universalrechenautomaten (W. Handler). Berlin: Springer 1967.

    Google Scholar 

  30. Klar, R.: Digitale Rechenautomaten. Berlin: de Gruyter 1970.

    MATH  Google Scholar 

  31. Von der Poel, W.L.: ZEBRA, a simple binary computer in Information Processing. München: Oldenbourg 1960, S. 361–365.

    Google Scholar 

  32. Zuse KG: Programmgesteuerte elektronische Rechenanlage Z 22, Programmierungsanleitung. Bad Hersfeld 1958.

    Google Scholar 

  33. Güntsch, F.R.: Einführung in die Programmierung digitaler Rechenautomaten. Berlin: de Gruyter 1963.

    MATH  Google Scholar 

  34. der Lochkarten-Organisation, Teil. I. Hrsg. Rationalisierungskuratorium der Wirtschaft RKW). Ausschuß für wirtschaftl. Fertigung. Frankfürt a.M. Agenor 1958.

    Google Scholar 

  35. Van der Waerden, B.L.: Algebra. 4. Aufl., Teil I. Berlin, Göttingen, Heidelberg: Springer 1955.

    Google Scholar 

  36. Shannon, C.E., Weaver W.: The mathematical theory of communication. Univ. Illinois Press 1949.

    Google Scholar 

  37. Buchholz, W.: Fingers or fists? (The choice of dezimal or binary representation). Comm. Ass. Computing Mach. 2 (1959) No. 12 (December), 3–11.

    Google Scholar 

  38. Valach, M.: Vznik kodu a čiselné soustavy zbytkových třid (Ursprung des Kodes und des Zahlensystems der Restklassen). Stroje na Zpracováni Informaci (Maschinen zur Informationsverarbeitung). Prag: Verlag der tschechoslowakischen Akademie der Wissenschaften 1955, S. 211–245.

    Google Scholar 

  39. Svoboda, A., Valach, M.: Operátorové obvody (Operationsschaltkreise). Stroje na Zpracováni Informaci 3 (1955) 247–295.

    MathSciNet  Google Scholar 

  40. Valach, M.: Převod čisel ze soustavy zbytkorých trid do polyadické soustavy změnou měritka periody (Überführung von Zahlen aus dem System der Restklassen in ein polyadisches System durch Änderung des Periodenmaßstabes). Stroje na Zpracováni Informaci 4 (1956) 53–64.

    MathSciNet  Google Scholar 

  41. Valach, M.: Abbildung der Zahlen und der arithmetischen Operationen im Restklassensystem. Aktuelle Probleme der Rechentechn. Internat. Mathematiker-Kolloquium, Dresden, 22.–27. Nov. 1955. Berlin: Deutscher Verlag der Wissenschaften 1957, S. 57–59.

    Google Scholar 

  42. Svoboda, A.: Rational numerical system of residual classes (Das rationale numerische System der Restklassen). Stroje na Zpracováni Informaci 5 (1957) 9–37.

    Google Scholar 

  43. Svoboda, A.: The numerical system of residual classes in mathem. machines (Das numerische System der Restklassen in mathematischen Maschinen). Vortrag ICIP, Paris (Juni 1959). In: Information Processing. München: Oldenbourg 1960, S. 419–422.

    Google Scholar 

  44. Garner, H.L.: The residue number system. Proc. West. Joint Computer Conf., San Fransisco/Cal. 3.–5. März 1959.

    Google Scholar 

  45. Garner, H.L.: The residue number system. IRE Trans. EC-8 (1959) 140–147.

    Google Scholar 

  46. MacLean, M.A., Aspinall, D.: A decimal adder using a stored addition table. Proc. IEE 105, Teil B (1958) 129-135. Diskussion S. 144-146.

    Google Scholar 

  47. Hoffmann, W., Müller, H.E.: Die quasilogarithmischen Eigenschaften des Restklassensystemsl ZAMM 40 (1960) 61–64.

    Google Scholar 

  48. Hamming, R. W.: Error detecting and correcting codes. Bel. Syst. techn. J. 26 (1950) 147-160.

    Google Scholar 

  49. Phister, M.: Logical design of digit. comp. New York: Wiley 1958.

    Google Scholar 

  50. Richards, R.K.: Arithmetic operations in digit. comp. Princeton, N.J.: Van Nostrand 1955.

    Google Scholar 

  51. Rutishauser, H., Speiser, A., Stiefel, E.: Programmgesteuerte digitale Rechengeräte (Elektron. Rechenmaschinen). Basel: Birkhäuser 1951. (Bd. 2, Mitt. Inst. angew. Math., Eidgenöss. Techn. Hochschule Zürich.)

    Google Scholar 

  52. Wilkes, M. V., Wheeler, Gill: The preparation of programs for an electronic digital Computer. Cambridge, Mass. 1951.

    Google Scholar 

  53. Kämmerer, W.: Ziffernrechenautomaten. Berlin: Akademie-Verlag 1960.

    MATH  Google Scholar 

  54. IBM 709/8090: Verschiedene Firmenunterlagen.

    Google Scholar 

  55. Ererett, R.R.: The Wirlwind I computer. Electr. Engng. (New York) 71 (1952) 681–685.

    Google Scholar 

  56. Dunwell, S. W.: Design objectives for the IBM STRETCH Comp. Proc. East. Joint Computer Conf. (1956).

    Google Scholar 

  57. Brooks, F. P., Blaauw, G.A., Buchholz, W.: Processing data in bits and pieces. IRE Trans. EC-8 (1959) 118–124.

    Google Scholar 

  58. On the design of a very high-speed comp. report No. 80. University of Illinois-Graduate College-Digital Comp. Laboratory. Urbana, Ill. October 1957, Second Edition (Revised in part April 1958).

    Google Scholar 

  59. v. Neumann, J., Goldstine, H.H.: Inverting of matrices of high order. Bull. Amer. Math. Soc. 53 (1947) 1021–1099.

    Article  MathSciNet  MATH  Google Scholar 

  60. Händler, W.: BESK, die schwedische elektronische Rechenmaschine. Nach Unterl. des „Matematikmaskinnämnden“ bearb. Ber. Nr. 10 der Hauptabt. Forschung des NWDR, Hamburg 1956.

    Google Scholar 

  61. Burks, A. W., Goldstine, H.H., von Neumann, J.: Preliminary discussions of an electron. instrument. Princeton: Institute for Advanced Studies 1947 (hektogr.).

    Google Scholar 

  62. Shaw, R.F.: Arithmetic operations in a binary computer. Rev. Sci. Instrum. 21 (1950) 687–693.

    Article  Google Scholar 

  63. Robertson, J.E.: Two’s complement multiplication in parallel binary computers. IRE Trans. EC-4 (Sept. 1955).

    Google Scholar 

  64. Garner, H.L.: A ring model for study of multiplication for complement codes. IRE Trans. EC-8 (1959) 25–30.

    Google Scholar 

  65. Backus, J. W., Bauer, F.L., Green, J., und andere: Report on the algorithmic language ALGOL 60. Numerische Math. 2 (1960) 106–136.

    Article  Google Scholar 

  66. Hotz, G.: Zur mathematischen Theorie der fehlerkorrigierenden Codes. Annales Universitatis Saraviensis 9 (1960/61) 83–92.

    MathSciNet  Google Scholar 

  67. Block, R.M.: US Patent Nr. 2634052.

    Google Scholar 

  68. Robertson, J.E.: Error detection and correction in binary parallel digital computers. Digit. Comp. Laboratory, Univ. Illinois, Urbana, Ill. Internal Report Nr. 37 (1952).

    Google Scholar 

  69. Garner, H.L.: Generalized parity checking, IRE Trans. EC-7 (1958) 207–213.

    Google Scholar 

  70. Short manual for FLINT II. Princeton University Digit. Comp. 1. Nov. 1957 hektogr.

    Google Scholar 

  71. ERA 1103, RCA 501, IBM 1620, Philco S 1000: Versch. Unterlagen.

    Google Scholar 

  72. Buchholz, W.: The selection of an instruction language. Proc. West. Joint comp. Conf., May 6—8 (1958), 128–130.

    Google Scholar 

  73. IBM Reference Manual 7070 Data Processing System.

    Google Scholar 

  74. Gumin, H.: Das Befehlssystem des Siemens-Digitalrechners 2002. Entw. Ber. d. Siemens & Halske AG 22 (Okt. 1959) Sonderheft.

    Google Scholar 

  75. Blaauw, G.A.: Data handling by control word techniques. Proc. East. Joint comp. Conf., Dec. 3—5 (1958) 75–79.

    Google Scholar 

  76. Blaauw, G.A.: Indexing a control-word handling. IBM-J. Res. & Dev. 3 (1959) 288–301.

    Article  MathSciNet  MATH  Google Scholar 

  77. Samelson, K., Bauer, F.L.: Sequentielle Formelübersetzung. Elektronische Rechenanlagen 1 (1959) 176–182.

    MATH  Google Scholar 

  78. Bauer, F.L., Samelson, K.: Verfahren zur automatischen Verarbeitung von codierten Daten und Rechenmaschinen zur Ausubung des Verfahrens. Deutsches Patentamt, Auslegeschrift 1094019 (1960).

    Google Scholar 

  79. Keister, W., Ritchie, A.E., Washburn, S.H.: The design of switching circuits. New York: van Nostrand 1951.

    MATH  Google Scholar 

  80. Netherwood, D.B.: Logical machine design: A Selected Bibliography. IRE Trans. EC 7 (1958) 155–178.

    Google Scholar 

  81. Robertson, J.E.: Preliminary design of an arithmetic unit for use with a self-checking binary parallel digital computer. Univ. Illinois, Digit. comp. Laboratory, Report No. 19, 1950.

    Google Scholar 

  82. Whirlwind, I computer block diagramms; Project Whirlwind, MIT-Report R-127-1, Vol. 1, S.23, Sept. 1947.

    Google Scholar 

  83. Estrin, G., Gilchrist, B., Pomerene, J.H.: A note on high-speed digital multiplication. IRE Trans. EC-5 (1956) 140.

    Google Scholar 

  84. Lehmann, N.J.: Bericht über den Entwurf eines kleinen Rechenautomaten an der T. H. Dresden Ber. Math. Tagung, Berlin 1953

    Google Scholar 

  85. Billing, H., Hertweck, F., Jörgens, K., Oehlmann, H.: Vorlaufiger Bericht über den Befehlsplan der G 3. Göttingen, Max-Planck-Institut für Physik, August 1958.

    Google Scholar 

  86. Rutishauser, H.: Automatische Rechenplanfertigung bei programmgesteuerten Rechenmaschinen. Mitt. Inst. angew. Math. ETH Zürich, Nr. 3, Basel, Birkhäuser 1951.

    Google Scholar 

  87. Estrin, G.: Organization of comp. systems: The Fixed plus Variable Structure-comp. Proc. West. Joint comp. Conf. (1960) 33–40.

    Google Scholar 

  88. Wilkes, M. V., Stringer, J.B.: Microprogramming and the design of the Gontrol circuits in an electronic digital computer. Proc. Cambridge Philosophical Soc. 49 (1953) 230–238.

    Article  MathSciNet  MATH  Google Scholar 

  89. Wilkes, M. V., Renwick, Wheeler, D.J.: The design of the control unit of an electronic digital computer. Proc. Inst. Electr. Eng. 105 (1958) Part A (8 Seiten).

    Google Scholar 

  90. Billing, H., Hopmann, W.: Mikroprogramm-Steuerwerk. Elektron. Rdsch. 9 (1955) 349–353.

    Google Scholar 

  91. Wilkes, M. V.: The growth of interest in microprogramming: A literature survey. ACM comp. Surveys (1969) 139–145.

    Google Scholar 

  92. Rosin, R.F.: Contemporary concepts of microprogramming and emulation. ACM comp. Surveys (1969) 197–212.

    Google Scholar 

  93. Rosen, S.: Electronic Computers: A histerical survey. ACM comp. Surveys 1 (1969) 7–36.

    Article  MATH  Google Scholar 

  94. Rosin, R.F.: Supervisory and monitor systems. ACM comp. surveys 1 (1969) 37–54.

    Article  MATH  Google Scholar 

  95. Denning, P.J.: Third generation computer systems. ACM comp. Surveys 3 (1971) 175–216.

    Article  MATH  Google Scholar 

  96. Leiner, A.L., Notz, W.A., Smith, J.L., Weinberger, A.: Organizing a network of computers to meet deadlines. Proceedings of the EJCC, 1957.

    Google Scholar 

  97. Marimont, R.B.: A new method of checking the consistency of precedence matrices. J. ACM 6 (1959). 164–171.

    Article  MathSciNet  MATH  Google Scholar 

  98. Güntsch, F.R., Handler, W.: Zur Simultanarbeit bei Digitalrechnern. Elektron. Rechenanl. 2 (1960) 117–128.

    MATH  Google Scholar 

  99. Ohne Verfasser: TELEFUNKEN-Digital-Rechenanlage TR 4 in Externcode. Telefunken G.m.b.H., Konstanz.

    Google Scholar 

  100. Chu, Y.: An ALGOL-like computer design language. Comm. ACM 8 (1965) 607–615.

    Article  MATH  Google Scholar 

  101. Chu, Y.: A higher-order language of describing microprogrammed computers. Technical Report 68–78, 1968, comp. Science Center of the Univ. of Maryland.

    Google Scholar 

  102. Chu, Y.: Introduction to computer organization. Englewood Cliffs: Prentice-Hall 1970.

    Google Scholar 

  103. Mesztenyi, C.K.: Computer design language simulation and boolean translation. Technical Report 68-72, 1968, comp. Science Center of the Univ. of Maryland.

    Google Scholar 

  104. Falkoff, A.D., Iverson, K. E., Sussenguth, E.H.: A formal description of SYSTEM/360. IBM System J. 3, N. 3, 1964.

    Google Scholar 

  105. Duley, J.R., Dietmeyer, D.L.: A digital system design language (DDL). IEEE Trans. comp. 17 (1968) 850–861.

    Article  MATH  Google Scholar 

  106. Control Data Corp.: Control Data 6000 series computer systems reference manual CDC Pub. No. 60100000 (July, 1965).

    Google Scholar 

  107. Bosset, J.: Sur certains aspects de la conception logique du GAMMA 60. Proc. Int. Conf. on Inform. Processing, Paris, 1959, S. 348–353.

    Google Scholar 

  108. Thornton, J.E.: Parallel operation in the CD 6600. Proc. AFIPS 1964 FJCC, pt. II, S.33-40.

    Google Scholar 

  109. Chen, T.C.: The overlap design of the IBM SYSTEM/360 Model 92 central processing unit. Proc. AFIPS 1964 FJCC, pt. II, S. 73-80.

    Google Scholar 

  110. IBM-System-Literatur, IBM System/360. IBM Form 79 814-2.

    Google Scholar 

  111. Siemens AG: Siemens System 4004, Processors 4004,45 und 55, Reference Manual, Oktober, 1965.

    Google Scholar 

  112. Flores, I.: Computer Organization. Englewood Cliffs: Prentice-Hall 1969.

    Google Scholar 

  113. Control Data Corp.: CDC 3300 computer system reference manual. CDC Pub. No. 60 157000,1966.

    Google Scholar 

  114. CAE 10070 Computer reference manual. Ref. C 90 0950A, June 1966.

    Google Scholar 

  115. Grael, M.: Uber die Realisierung der automatischen Programmunterbrechung aus der Sicht des Betriebssystems. Vortrag zur Fachtagung „Rechnerstrukturen und Betriebsprogrammierung“, Erlangen, Oktober, 1970.

    Google Scholar 

  116. Prasser, M.: Interrupt-Organisation bei Realzeit-Datenverarbeitungsanlagen. Vortrag zur Fachtagung „Rechnerstrukturen und Betriebsprogrammierung“, Erlangen, Oktober, 1970.

    Google Scholar 

  117. Marlin, J.: Design of real-time computer systems Englewood Cliffs: Prentice-Hall 1967.

    Google Scholar 

  118. Marlin, J.: Eckzeit-Programmiertechnik. Stuttgart: Berliner Union.

    Google Scholar 

  119. IBM System Journal 7, N.1, 1968.

    Google Scholar 

  120. Swoboda, J., Baehle, A: Effektivitat eines Schnellspeichers zwischen Prozessor und Arbeitsspeicher tiber das Einschwingverhalten. Vortrag zur Fachtagung ‘Rechner-und Betriebssysteme: Analyse, Simulation und Entwurf’, Darmstadt, 1972.

    Google Scholar 

  121. CDC 3300 Computer systems MASTER reference manual. CDC Pub. No. 60213600.

    Google Scholar 

  122. IBM System/360 operating system job control language. IBM Form GC 28-6539-9.

    Google Scholar 

  123. Daley, R.C., Neumann, P.G.: A generalpurpose file system for secondary storage. Proc. AFIPS FJCC, 1965, S. 213–229.

    Google Scholar 

  124. Clare, W.A.: The functional structure of OS/360. Part III: data management. IBM Systems J. 5, (1966) 30–51.

    Article  Google Scholar 

  125. Lampson, B.W: Dynamic protection structures. Proc. AFIP FJCC, 1969, S. 27–38.

    Google Scholar 

  126. Dijkstra, E. W.: The structure of the “THE”-multiprogramming system. Comm. ACM 11 (1968) 341–346.

    Article  MATH  Google Scholar 

  127. Brinch Hansen, P.: The nucleus of a multiprogramming system. Comm. ACM 13 (1970) 238–241, 250

    Article  Google Scholar 

  128. Brinch Hansen, P: RC 4000 software multiprogramming system. A/S Regnecentralen, Copenhagen, 1969.

    Google Scholar 

  129. Dükstra, E. W.: Cooperating sequential processes. In: Programming language (Editor F. Genuys). New York: Academic Press 1968, S. 43–112.

    Google Scholar 

  130. Dijkstra, E. W.: Hierarchical ordering of sequential processes. NATO Summer School, Marktoberdorf, 1971.

    Google Scholar 

  131. Coffman, E.G., Elphick, M.J., Shoshani, A.: System deadlocks. ACM comp. Surveys 3 (1971) 67–78.

    Article  MATH  Google Scholar 

  132. Havender, J. W.: Avoiding deadlock in multitasking systems. IBM Systems J. 7 (1968) 74–84.

    Article  Google Scholar 

  133. Collier, W. W.: System deadlocks. IBM Systems Development Division. Technical Report TR 00.1756, Poughkeepsie, 1968.

    Google Scholar 

  134. Shoshani, A., Coffman, E.G.: Detection, prevention, and recovery from deadlock in multiprocess, multiple resource systems. Princeton Univ. Dep. of Elect. Eng., Techn. Rep. 80, 1969.

    Google Scholar 

  135. Habermann, A.N.: Prevention of system deadlocks. Comm. ACM 12 (1969) 373–377, 385.

    Article  Google Scholar 

  136. Holt, R. C.: On deadlock in computer systems. Cornell Univ. Dep. of Computer Science, Ithaca, 1971

    Google Scholar 

  137. Kilburn, T., et al.: One-level storage system. IRE Trans. EC 11 (1962) 223–235.

    Article  Google Scholar 

  138. ICL central processors 1900 series. ICL Technical Publication 4095, London, 1968.

    Google Scholar 

  139. UNIVAC Data Processing Division 1108 multiprocessor system description. UP-4046.

    Google Scholar 

  140. Corbató, F.J., Vyssotsky, V.A.: Introduction and overview of the MULTICS System. Proc. AFIPS. 1965 FJCC, S. 185–196

    Google Scholar 

  141. IBM System/360 Model 67 Functional Characteristics. IBM Form A 27-2719.

    Google Scholar 

  142. Stiege, G,: Das Teilnehmer-Rechensystem Siemens 4004/46. Elektron. Rechenanl. 11 (1969) 161–168.

    Google Scholar 

  143. TR 440-Eigenschaften des RD 441. AEG-Telefunken, Konstanz, Oktober 1970.

    Google Scholar 

  144. Denning, P.F.: Virtual memory. ACM comp. Surveys 2 (1970) 153–189.

    Article  MATH  Google Scholar 

  145. Lucas, H.C.: Performance evaluation and monitoring. ACM Computing Surveys 3 (1971) 79–91.

    Article  MATH  Google Scholar 

  146. Drummond, M.E.: A perspective on system performance evaluation. IBM Systems J. 8 (1969) 252–263.

    Article  Google Scholar 

  147. Lohse, P.: Leistungsvergleich elektronischer Datenverarbeitungsanlagen 1969—70. Informationsbüro der Datenverarbeitung, Ratingen.

    Google Scholar 

  148. Klar, R.: Messungen von Rechneraktivitaten. Arbeitsberichte des Inst. f. Mathematische Maschinen und Datenverarbeitung, B. 4, Nr. 2, Erlangen, 1971.

    Google Scholar 

  149. Heinhold, F.: Fachbegriffe der Programmierungstechnik (GAMM-AusschuB Programmierung). München: Oldenbourg 1959.

    Google Scholar 

  150. Buchholz, W.: A synthetic job for measuring system performance. IBM Systems J. 8 (1969) 309–318.

    Article  Google Scholar 

  151. Scherr, A.L.: An analysis of time-shared computer SyStpffiS. Cambridge (Mass.): M.LT. Press 1967.

    Google Scholar 

  152. Nielsen, N.R.: The simulation of time-shared systems. Comm. ACM 10 (1967) 397–412.

    Article  Google Scholar 

  153. Herman, D.H., Ihrer, F.E.: The use of computers to evaluate computers. Proc. AFIPS 1964 SJCC, V.25. New York: Spartan Books, S. 383–395.

    Google Scholar 

  154. Seaman, P.H., Soucy, R.C.: Simulating operating systems. IBM Systems J. 8 (1969) 264–279

    Article  Google Scholar 

  155. Stanley, W.I., Hertel, H.F.: Statistics gathering and simulation for the Apollo real-time operating system. IBM Systems J. 7 (1968) 85–102.

    Article  Google Scholar 

  156. Spies, P. P.: Zur Simulation von Teilnehmer-Rechensystemen. In: Teilnehmer-Rechensysteme (Hrsg. W. Handler). München: Oldenbourg 1968.

    Google Scholar 

  157. Spies, P. P.: Rechnerstruktur und Ablaufgeschehen in Rechenanlagen-Analysis und Simulation. Arbeitsberichte des Inst. f. Mathematische Maschinen und Datenverarb., B.2, N.9, Erlangen, 1969.

    Google Scholar 

  158. Müller-Merbach, H.: Optimale Reihenfolgen. Berlin: Springer 1970.

    Google Scholar 

  159. Conway, R. W., Maxwell, W.L., Miller, L. W.: Theory of scheduling. Reading: Addison-Wesley 1967.

    MATH  Google Scholar 

  160. Morse, P.M.: Queues, inventories and maintenance. New York: John Wiley 1958.

    Google Scholar 

  161. Saaty, T.L.: Elements of queueing theory. New York: McGraw-Hill 1961.

    MATH  Google Scholar 

  162. Takacs, L.: Introduction to the theory of queues. New York: Oxford Univ. Press 1962.

    MATH  Google Scholar 

  163. Cohen, F. W.: The single server queue. Amsterdam: North-Holland 1969.

    MATH  Google Scholar 

  164. McKinney, F.M.: A survey of analytical time-shared models. ACM comp. Surveys 1 (1969) 105–116.

    Article  MathSciNet  MATH  Google Scholar 

  165. Herzog, U., Kuhn, P., Zeh, A.: Klassifizierung und Analyse von Verkehrsmodellen für das Ablaufgeschehen in Rechnersystemen. Vortrag zur Tagung ‘Rechner-und Betriebssysteme: Analyse, Simulation und Entwurf’, Darmstadt, 1972.

    Google Scholar 

  166. Kleinrock, L.: Time-shared systems: A theoretical treatment. J. ACM 14 (1967) 242–261.

    Article  MathSciNet  MATH  Google Scholar 

  167. Coffman, E.G., Kleinrock, L.: Feedback queueing models for time-shared systems. J. ACM 15 (1968) 549–576.

    Article  MathSciNet  MATH  Google Scholar 

  168. Olivier, G.: Optimale Zeitzuteilung für wartende Rechenaufgaben. Elektron. Rechenanl. 9 (1967) 218–224.

    MATH  Google Scholar 

  169. Marte, G.: Optimal time scheduling for time-shared computer systems with piecewise exponential computing time distribution. Internat. comp. Symp., Bonn, 1970, Teil 1, S. 183–206.

    Google Scholar 

  170. Walke, B., Kuspert, H.-F.: Teilnehmerrechensysteme: Mittlere Verweilzeit bei optimaler Rechenzeitzuteilung. Elektron. Rechenanl. 13 (1971) 193–199.

    Google Scholar 

  171. IBM Data processing techniques: Analysis of some queueing models in real-time systems. IBM Form F 20-0007-1.

    Google Scholar 

  172. Spies, P. P.: A queueing models analysis of the multiplexed use of a central processing unit and an IO-channel. Intern. comp. Symp., Bonn, 1970, Teil 1, S. 282–299.

    Google Scholar 

  173. Spies, P. P.: Analyse eines Warteschlangenmodells für Teilnehmer-Rechensysteme. Elektron. Rechenanl. 12 (1970) 306–314.

    MATH  Google Scholar 

  174. Spies, P. P.: Analyse von Warteschlangenmodellen für Rechenanlagen mit gepufferter Ein-und Ausgabe. Vortrag zur Tagung ‘Rechner-und Betriebssysteme: Analyse, Simulation und Entwurf’, Darmstadt, 1972.

    Google Scholar 

  175. Keidel, W.D.: Informationsverarbeitung. In: KurzgefaBtes Lehrbuch der Physiologie. Wolf D. Keidel (Hrsg.), S. 369–38

    Google Scholar 

  176. Risak, V.: Simulation von Digitalrechnern. München: C. Hanser 1971.

    Google Scholar 

  177. Parallel Processor Systems, techn.logies, and Applications. Hobbs, L.C.,et ale (Edit.). New York, Washington: Spartan Books 1970.

    Google Scholar 

  178. Zuse, K.: Rechnender Raum. Braunschweig: Vieweg 1969.

    MATH  Google Scholar 

  179. Gschwind, H. W.: Design of digital computers. Wien: Springer 1967.

    MATH  Google Scholar 

  180. Blaauw, G.A.: Multisystem organization. IBM Systems J. 3 S. 181–195.

    Google Scholar 

  181. Kiseda, J.R., Petersen, H.E., Seelbach, W.C., Teig, M.: A Magnetic associative memory. IBM-Journal of Research and Development 5 (1961) 106–121.

    Article  Google Scholar 

  182. Green, B.F.: Computer languages for symbol manipulation. Trans. IRE EC-10, S. 729–735.

    Google Scholar 

  183. Holland, F.: A universal computer capable of executing an arbitrary number of sub-programs simultaneously. Proc. East. Joint. comp. Conf. 1959, S. 108–113.

    Google Scholar 

  184. Comfort, W. T.: A modified Holland machine. Proc. AFIPS Fall Joint Computer Conf. 1963.

    Google Scholar 

  185. Gonzales, R.: A multilayer iterative computer. Trans. IEEE EC-12, S. 781–790.

    Google Scholar 

  186. Slotnick, D.L., Borck, W.C., McReynolds, R.C.: The SOLOMON Computer. Proc. of the Fall Joint comp. Conf. 1962, S. 97–107.

    Google Scholar 

  187. Senzig, D.N., Smith, R. V.: Computer organization for array processing. Proc. AFIPS 1965 FJCC, S. 117–128.

    Google Scholar 

  188. Yamada, H., Amoroso, S.: Tesselation automata. Information and Control 14 (1969), 299–317.

    Article  MathSciNet  MATH  Google Scholar 

  189. Hotz, G.: Eine Algebraisierung des Syntheseproblems von Schaltkreisen I und II. ElK, 1, 1965, S. 185–205 und 209-231.

    MathSciNet  MATH  Google Scholar 

  190. Rudolph, J. A.: A production implementation of an associative array processor STARAN, in AFIPS Conference Proceedings Vol 41 Part I Fall Joint Computer Conference 1972.

    Google Scholar 

Download references

Authors

Editor information

Editors and Affiliations

Rights and permissions

Reprints and permissions

Copyright information

© 1974 Springer-Verlag, Berlin · Heidelberg

About this chapter

Cite this chapter

Händler, W., Spies, P.P. (1974). Universelle Digital-Rechenanlagen. In: Steinbuch, K., Weber, W. (eds) Taschenbuch der Informatik. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-65586-9_4

Download citation

  • DOI: https://doi.org/10.1007/978-3-642-65586-9_4

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-642-65587-6

  • Online ISBN: 978-3-642-65586-9

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics