Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Literatur
Speiser, A. P.: Digitale Rechenanlagen, 2.AufI. Berlin, Heidelberg, New York: 1965 Kap.III.
Pressman, A. I.: Digitale Schaltungen mit Transistoren. Berlin: 1964.
Harris, V. N., Gray, P. E., Searle, C. I.: Digital transistor circuits. New York: 1966.
Richards, R. K.: Electronic digital components and circuits. Princeton, NJ: 1967.
Delhom, L. A.: Design and application of transistor switching circuits. New York: 1968.
Speiser, A. P.: Impulsschaltungen. Berlin: 1963.
Schmitt, E.: Elektronische Schalter und Kippstufen mit Transistoren, 2.Auflage. München, Wien: 1970.
Wolf, G.: Digitale Elektronik. München: 1971.
Lee, H. B.: Circuit simulation present and future. 1969 Wescon Technical Paper, Part 4, Session 23/1.
Bongenaar, W., de Troye, N. C.: Worst case considerations in designing logical circuits. IEEE Trans. Electronic Comp. EC-14 (1965) 590–599.
Hawkins, J. K.: Circuit Design of Digital Computers. New York: 1968.
Atkins, J. B.: Worst-case circuit design. IEEE Spectrum 2 (1965), Nr. 3, S. 152–161.
Kroos, F. K.: Die Anpassungsschaltungen des Schaltkreissystems SIMATIC H. Siemens Z. 40 (1966) 168–172.
Bd. II, 5.1.5 dieses Taschenb.
Maley, G. A., Earle, J.: The logic design of transistor digital computers. Englewood Cliffs, NJ: 1963, Chap. 6.
Mano, M. M.: Converting to NOR and NAND logic. Electro-Technology 75 (1965) Nr. 4, S. 34–37.
Davis, E. M. et al.: Solid logic technology: versatile, high-performance micro-electronics. IBM J. Res. and Dev. 8 (1964) 102–114.
Lewis, P. M.: An Electronic Design practical guide to threshold logic. Electronic Design 15 (1967) Nr. 22, S. 65–88.
Roehr, W. D.: Techniques of current mode logic switching. Electronic Design 10 (1962) Nr. 19, S. 54–58.
Böhringer, M.: Theorie und Technik von Schaltnetzwerken. Berlin: 1969, Kap. 5.2 und 5. 3.
Philipp, E. O.: Die Dimensionierung von bistabilen Multivibratoren mit Flächentransistoren. Elektron. Rdsch. 16 (1962) 151–155.
Catt, I.: Time loss through gating of asynchronous logic signal pulses. IEEE Trans. Electronic Comp. EC-15 (1966) 108–111.
Chow, W. F.: Principles of tunnel diode circuits. New York, London, Sidney: 1964.
Carroll, J. M.: Tunnel-diode and semiconductor circuits. New York: 1963.
Sims, R. C., Beck, E. R., Kamm, V. C.: A survey of tunnel-diode digital techniques. Proc. of the IRE 49 (1961) 136–146.
Aleksander, I., Scarr, R. W. A.: Tunnel devices as switching elements. J. Britisch IRE Vol. 23 (1962) 177–192.
Gottlieb, E., Giorgis, J.: Tunneldiodes, part IV, logic and switching circuits. Electronics 36 (1963) Nr. 27, S. 26–31.
Murphy, D. W., Turnbull, J. R.: Design of ACP tunneldiode-coupled circuits. IBM J. Res. and Dev. 8 (1964) 506–514.
Kruy, J. F., Duben, F. T: Integrated CONDITIONED OR and INHIBIT OR logic circuits. IEEE J. Solid State Circuits SC-1 (1966) 81–85.
Cooperman, M.: Gigahertz tunnel diode logic. RCA Review 28 (1967) 424–459.
Walker, J. A.: Tunnel-diode circuits pave the way. Electronic Design 15 (1967) Nr. 2, S. 74–78.
Jungmeister, H. G.: Gigahertzlogik mit Tunneldioden. Bull. d. Schweiz. Elektrotechn. Vereins 60 (1969) 442–446.
Amodei, J. J.: High-speed adders and comparators using transistors and tunnel diodes. IEEE Trans. Electronic Comp. EC-13 (1964) 563–575.
Spandorfer, L. M., Schwarz, J. B.: Microelectronic logic circuits. Solid-State Design 5 (1964) Nr. 7, S. 50–56.
Steipe, L. (Hrsg.): Mikroelektronik 2. München: Wien: 1967.
Lynn, D. K., Meyer, C. S., Hamilton, D. J.: Analysis and design of integrated circuits. New York: 1967.
Bruckmoser, L.: Wirkungsweise und Kennlinien von digitalen integrierten Schaltungen. Automatik 13 (1968) 227–234.
Offner, M.: Bauelemente und Schaltungen in monolithischer integrierter Halbleitertechnik. Scientia Electrica 15 (1969) 17–34.
Brockelt, C.: Probleme bei der Planung und Entwicklung integrierter Schaltkreise für Digitalrechenanlagen. IBM-Nachr. 19 (1969) 635–642.
Harthmuth, L., Duck, W., Jenik, F.: Aufbau integrierter Halbleiterschaltungen. Regelungstechnik 16 (1968) 541–546 und 17 (1969) 12–18.
Vollmeyer, A., VDE (Hrsg.): Anwendungen integrierter Digital-und Analog-Schaltungen in der Nachrichten-und Steuerungstechnik. Berlin: 1969.
Reiß, K., Liedl, H., Spichall, W.: Integrierte Digitalbausteine. Berlin, München: 1972.
Kleemann, J.: Rund um eine integrierte Schaltung. Elektronik 19 (1969) Nr. 2, S. 35–38.
Ruegg, H. W.: First design details transistor-transistor logic circuits., Electronics 36 (1963) Nr. 12, S. 54–57.
Texas Instruments: Integrated circuits data book, first edition, Juli 1971.
Walker, R. M., Derickson, R. B.: Build flip-flops with AOI gates. Electronic Design 17 (1969) Nr. 23, S. 72–80.
Heniford, B.: TTL AND-OR-INVERT gates show excessive rise times. EDN 14 (1969) Nr. 7, S. 67–69.
Fleischhammer, W.: Gesichtspunkte beim Einsatz von TTL-Schaltkreisen in Datenverarbeitungsanlagen. Elektron. Rechenanlagen t1 (1969) 204–214.
Tarui, Y. et al.: Transistor Schottky-barrier-diode integrated logic circuit. IEEE J. Solid-State Circuits SC-4 (1969) 3–12.
Cushman, R. H.: Schottky diodes speed up digital IC’s. EDN 14 (1969) Nr. 1, S. 37–40.
Bilous, O., Feinberg, I., Langdon, J. L.: Design of monolithic circuit chips. IBM J. Res. and Dev. 10 (1966) 370–376.
Crews, W.: Series gating increases current-mode logic power. Electron. Engineer 26 (1967) Nr. 11, S. 56–60.
Kroos, F. K., Seinecke, S.: Integrierte Schaltkreise im Siemens-Datenverarbeitungssystem 300. Der Elektroniker 6 (1967) 86–91.
Motorola Semiconductor Products Inc.: MECL integrated circuits data book, Ausgabe November 1972.
Frazier, R. M.: LSI offers high logic speeds. Electronic Design 16 (1968) Nr. 24, S. C18-C 23.
Straub, D., Wolf, W.: Ein Mehrfunktionen-Baustein als Gatter und MN-Flipflop. Wissenschaftl. Ber. AEG-Telefunken 41 (1968) Nr. 1, S. 39–43.
Anonym: A. shoe drops. Electronics 42 (1969) Nr. t7, S. 48–49.
Curran, L.: ECL, slumbering speedster, wakes up. Electronics 43 (1970) Nr. 6, S. 121–126.
Priel, U.: Why use current-mode flip-flops? Electronic Design 18 (1970) Nr. 3, S. 64–69.
Rein, H. M., Straub, D.: SECL, digitale integrierte Schaltungen mit besonders kleinen Schaltzeiten. Electronic Industrie 2 (1971) Nr. 3, S. 26–31.
Fassini, M.: Theorie der Striplines und ihre Anwendung auf Probleme der Impulstechnik. Bull. d. Schweiz. Elektrotechn. Vereins 57 (1966) 518–528.
Connolly, J. B.: Cross coupling in high speed digital systems. IEEE Trans. Electronic Comp. EC-15 (1966) 323–327.
Dove, C. J.: Crosstalk in stripline interconnections. Conf. Comp. Technology, 18.-20. 7. 1967 in Manchester. London: 1967, S. 177–186.
Springfeld, W. K.: Multilayer printed circuit. board and connector design considerations in high performance computer packages. Proc. Technical Programme, S. 75–88, INTER-NEPCON 1968, Brighton.
Sideris, G.: Microelectronic packaging. New York: 1968.
Jarvis, D. B.: The effects of interconnections on high-speed logic circuits. IEEE Trans. Electronic Comp. EC-12 (1963) 476–487.
Yao, F.: Interconnections and noise immunity of circuitry in digital computers. IEEE Trans. Electron. Comp. EC-14 (1965) 875–880.
Richardson, A.: Elektrische Störungen in Digitalrechnern mit Mikroelektronik-Schaltkreisen. Elektr. Nachrichtenwes. 41 (1966) 501–511.
Gandhi, S. K., Thiel, F. L.: Pulse noise immunity in saturated logic circuits. IEEE J. Solid-State Circuits SC-2 (1967) 81–86.
Piloty, R.: Zur Ermittlung der Störsicherheit binärer Schaltnetze. NTZ 21 (1968) 737–743.
Piet, G.: Problèmes d’emploi et de spécification de circuits logiques intégrés. L’onde électrique 48 (1968) 457–468.
Missing, J. F., Walther; J. E.: Calculation of cross-coupled noise in digital systems. IEEE Trans. Electronic Comp. EC-16 (1967) 14–17.
Skopal, T. E.: Stop noise problems before they start. Electronic Design 17 (1969) Nr. 1, S. 90–94.
Steenburgh, L.: The incremental method of computer shielding. Computer Design 7 (1969) Nr. 10, S. 64–69.
AEG-Telefunken, Fachbereich Halbleiter: Integrierte Halbleiter-Schaltungen DTLZ-System, FP-Familie, 1967.
Gutter, F.: Bausteine der langsamen störsicheren Logik-Serie FZ 100. Siemens Z. 43 (1969) 21–24.
Güntner, H., Weiler, H.: Die langsame störsichere Logikserie FZ 100. Siemens Bauteile-Informationen 7 (1969) 184–186.
Lagemann, K.: Das DV-Flipflop, ein neuartiges Schaltglied und seine Vorzüge gegenüber dem JK-Flipflop. Elektron. Rechenanl. 9 (1967) 9–16.
Lagemann, K.: Die verschiedenen Flipfloparten und ihre Beschreibung durch Symbole und Wahrheitstabellen. Volvo Berichte 13 (1967) 149–188.
Fleischhammer, W.: Eine Systematik der zusammengesetzten bistabilen Kippstufen. Elektron. Rechenanl. 10 (1968) 34–40.
Koeper, R.: Custom metal shapes up big chips. EDN 14 (1969) Nr. 2, S. 33–41.
Forslund, D. C., Waxman, R.: The universal logic block (ULB) and its application to logic design. Conference Record of 1966 Seventh Annual Symposium on Switching and Automata Theory. IEEE Publication 16C40, 236–250.
Fleischer, H., Weinberger, A., Winkler, V. D.: The writeable personalized chip. Computer Design 9 (1970) Nr. 6, S. 59–66.
Petritz, R. L.: Current status of large scale integration technology. IEEE J. Solid-State Circuits SC-2 (1967) 130–147.
Khambata, A. J.: Introduction to large-scale integration. New York: 1969.
Sechs Aufsätze verschiedener Verfasser: LSI and computer design. Electronic Design 16 (1968) Nr. 24, S. C3–056.
Ehlbeck, H. W.: Auf dem Weg zu integrierten Großschaltkreisen. Technika 17 (1968) 303–307.
Cserhalmi, N., Lowenschuss, O., Scheff, B.: Efficient partitioning for the batch-fabricated fourth generation computer. Fall Joint Comp. Conf. 1968; AFIPS Conf. Proc. Vol. 33, Part 1. New York: 1968. S. 857–865.
Conway, M. E., Spandorfer, L. M.: A computer system designer’s view of large scale integration. Fall Joint Comp. Conf. 1968; AFIPS Conf. Proc. Vol. 33, Part 1. New York: 1968, S. 835–845.
Farina, D. E.: Large-scale integration: A status report. Datamation 14 (1968) Nr. 2, S. 22–29.
Pariser, J. J., Maurer, H. E.: Implementation of the NASA modular computer with LSI functional characters. Fall Joint Comp. Conf. 1969; AFIPS Conf. Proc. Vol. 35. Montvale, N.J.: 1969, S. 231–245.
Bertram, U., Hoffmann, H., Neuhaus,H. W.: Hochintegrierte bipolare digitale Schaltungen. Intern. Elektron. Rdsch. 23 (1969) 251–255 u. 300–304.
Weil, G., Heimeier, H.: MSI und LSI — Die Technik der integrierten GroBschaltkreise. ETZ-B 21 (1969) 93–96.
Leeds, M. B.: LSI: No longer a mission impossible. Electron. Engineer 28 (1969) Nr. 2, S. 53–61.
Davies, C. A.: Systems design and complex integrated circuits. Mikroelektronik 3 (Hrsg. L. Steipe).München, Wien: 1969, S. 610–617.
Langley, F. J.: Small computer design using microprogramming and multifunction LSI arrays. Computer Design 9 (1970) Nr. 4, S. 151–157.
Rudenberg, H. G.: Large-scale integration: promises versus accomplishments—the dilemma of our industry. Fall Joint Comp. Conf. 1969; AFIPS Conf. Proc. Vol. 35. Montvale, N. J.: 1969, S. 359–367.
Hurst, S. L.: An introduction to threshold logic: a survey of present theory and practice. Radio and Electronic Eng. 37 (1969) 339–351.
Micheel, L. U.: Nanosecond threshold logic gates for 16 x 16 bit, 80 ns LSI multiplier. Fall Joint Comp. Conf. 1969; AFIPS Conf. Proc. Vol. 35. Montvale, N.J.: 1969, S. 463–468.
EEE surveys bipolar medium-scale integration (MSI). EEE 16 (1968) Nr. 4, S. 18–26.
Crawford, R. H.: MOSFET in circuit design. New York: 1967.
Farina, D. E., Trotter, D.: MOS integrated circuits save space and money. Electronics 38 (1965) Nr. 20, S. 84–95.
Frohman-Bentchkowsky, D., Vadasz, L.: Computer-aided design and characterisation of digital MOS integrated circuits. IEEE J. of Solid-State Circuits SC-4 (1969) 57–64.
Texas Instruments: MOS, die neue Technologie. TI-Report, Mai 1969, S. 26–42.
Charlyle, J. S., Leibbrand, R.: Die MOS-Technik. Einführung und Übersicht. Elektronik 18 (1969) 3–6 u. 47–52.
Hillebrand, F.: Digitale integrierte Schaltungen mit Feldeffekttransistoren. NTZ 23 (1970) 495–500.
Warner, jr., R. M.: Comparing MOS and bipolar integrated circuits. IEEE Spectrum 4 (1967) Nr. 6, S. 50–58.
Evans, J. B.: Integrated MOST circuits. Microelectronics and Reliability 7 (1968) 11–36.
Weinberger, A.: Large scale integration of MOS complex logic. IEEE J. Solid-State Circuits SC-4 (1969) 182–190.
Faggin, F., Hoff, M. E.: Standards parts and custom design merge in four-chip processor kit. Electronics 45 (1972) Nr. 9, S. 112–116.
Eaton, S. S.: Complementary MOS logic and applications. Electronic Eng. 29 (1970) Nr. 5, S. 52–57.
Karp, J., de Atley, E.: Use four-phase MOS IC logic. Electronic Design 15 (1967) Nr. 7, S. 60–68.
Boysel, L. L., Murphy, J. P.: Four-phase LSI logic offers new approach to computer designer. Computer Design 9 (1970) Nr. 4, S. 141–146.
DiMassimo, D.: Complementary symmetry MOS IC’s. EEE 18 (1970) Nr. 10, S. 40–46.
Faggin, F., Klein, T.: A faster generation of MOS devices with low thresholds is riding the crest of the new wave, silicon-gate IC’s. Electronics 42 (1969) Nr. 20, S. 88–94.
Sheets, J.: Three-state switching brings wired OR to TTL. Electronics 43 (1970) Nr. 19, S. 78–84.
Femling, D.: Enhancement of modular design capability by use of tri-state logic. Computer Design 10 (1971) Nr. 6, S. 59–64.
Prinz, H., Zaengl, W., Vöicker, O.: Das Bergeron-Verfahren zur Lösung von Wanderwellenaufgaben. Bull. d. Schweiz. Elektrotechn. Vereins 53 (1962) 725–739.
Rein, H. M.: Probleme schneller integrierter Schaltungen. Frequenz 26 (1972) Nr. 2, S. 30–39.
Miles, T. E.: Schottky TTL vs ECL for high speed logic. Computer Design 11 (1972) Nr. 10, S. 79–86.
Noyce, R. N., Bohn, R. E., Chua, H. T.: Schottky diodes makes IC scene. Electronics 42 (1969) Nr. 15, S. 74–80.
Kurz, B., Barron, M. B.: Improved schottky clamped (T2L)circuits. IEEE J. Solid-State Circuits SC-7 (1972) 175–179.
Sechler, R. F., Strube, A. R., Turnbull, J. R.: ASLT circuit design. IBM J. Res. and Dev. 11 (1967) 74–85.
Vacca, A. A.: The case for emitter-coupled logic. Electronics 44 (1971) Nr. 9,S. 48–52.
Feller, A., Kaupp, H. R., Digiacomo, J. J.: Cross-talk and reflections in high-speed digital systems. Fall Joint Comp. Conf. 1965; AFIPS Conf. Proc., Vol. 27, Part 1. Washington DC: 1965, S. 511–525.
Kaiser, W.: Die Störsicherheit bei Werkzeugmaschinen-Steuerungen mit integrierter Schaltkreistechnik. Steuerungstechnik 3 (1970) Nr. 1, S. 10–15.
Boaen, V.: Designing logic circuits for high noise immunity. IEEE Spectrum 10 (1973) Nr. 1, S. 53–59.
Anonym: Störungen in Anlagen mit integrierten Digital-Schaltungen. Valvo Technische Informationen für die Industrie (1970) Nr. 140.
De-Falco, J. A.: Reflections and crosstalk in logic circuit interconnections. IEEE Spectrum 7 (1970) Nr. 7, S. 44–50.
Dethlefsen, H. J., Spichall, W.: Hohe dynamische Störsicherheit mit Bausteinen der Logikserie FZ 100. Siemens-Bauteile-Informationen 9 (1971) Nr. 3, S. 76–78.
Erdmeier, O., Schwarz, S.: Erhöhung der Störsicherheit von Logikschaltungen. Elektronik 19 (1970) 407–409.
Lagemann, K.: Ein Vorschlag zur Darstellung asynchron betriebener JK-Flipflops. Elektron. Rechenanl. 10 (1968) 171–176.
Treadway, R.: What truth tables don’t tell you. Electronic Design 18 (1970) Nr. 23, S. 68–72.
Bergtold, F.: Flipflop-Arbeitstabelle für beliebigen Betrieb. Automatik 15 (1970) 317–319.
Sparkes, J. J.: Bistabile elements for sequential circuits. Electronic Eng. 38 (1966) 510–515.
Smith, M. G., Notz, W. A., Schischa, E.: The questions of system implementation with large-scale integration. IEEE Trans. on Computers. C-18 (1969) 690–694.
Xylander, M. P.: Low-power bipolar technique begets low-power LSI logic. Electronics 45 (1972) Nr. 16, S. 80–82.
Berger, H. H., Wiedmann, S. K.: Merged-transistor logic (MTL)—A low-cost bipolar logic concept. IEEE J. Solid-State Circuits SC-7 (1972) 340–346.
Hart, C. M., Slob, A.:Integrated injection logic: A new approach to LSI. IEEE J. Solid-State Circuits SC-7 (1972) 346–351.
Rein, H. M., Clauss, H., Wörner, K.: Integrierte Subnanosekunden-Schal. tungen mit kleiner Verlustleistung und wenig Komponenten. NTZ 25 (1972) 465–470.
Stehlin, R. A., Niemann, G. W.: Complementary transistor-transistor logic (CPI.)An approach to high-speed micropower logic. IEEE J. Solid-State Circuits SC-7 (1972) 153–160.
Holle, E., Nöchel, J.: Die COS/MOS-Technik. Elektronik 20 (1971) 111–116.
Podraza, G. V., Gregg, R. S., Stager, J. R.: Efficient MSI partitioning for a digital computer. IEEE Trans. on Computers C-19 (1970) 1020–1028.
Fleischhammer, W., Koppe, G., Schneider, G.: T3L circuits, a useful extension of the T2L circuit family. Electronics, erscheint demnächst.
Slob, A.: Schnelle logische Schaltungen mit geringem Energieverbrauch. Philips Techn. Rundsch. 29 (1968) 355–359.
Anonym: Milliwatt logic for nanosecond LSI. EDN (1969) Nr. 7, S. 20 u. 23.
Anonym: Current switch scheme promises fast LSI logic. Electronics 44 (1971) Nr. 21, S. 29.
Editor information
Editors and Affiliations
Rights and permissions
Copyright information
© 1974 Springer-Verlag, Berlin · Heidelberg
About this chapter
Cite this chapter
Kroos, F.K. (1974). Digitale Schaltkreise. In: Weber, W. (eds) Taschenbuch der Informatik. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-65584-5_10
Download citation
DOI: https://doi.org/10.1007/978-3-642-65584-5_10
Publisher Name: Springer, Berlin, Heidelberg
Print ISBN: 978-3-642-65585-2
Online ISBN: 978-3-642-65584-5
eBook Packages: Springer Book Archive