Skip to main content

Digitale Schaltkreise

  • Chapter
Taschenbuch der Informatik
  • 74 Accesses

This is a preview of subscription content, log in via an institution to check access.

Access this chapter

Chapter
USD 29.95
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
eBook
USD 39.99
Price excludes VAT (USA)
  • Available as PDF
  • Read on any device
  • Instant download
  • Own it forever
Softcover Book
USD 49.99
Price excludes VAT (USA)
  • Compact, lightweight edition
  • Dispatched in 3 to 5 business days
  • Free shipping worldwide - see info

Tax calculation will be finalised at checkout

Purchases are for personal use only

Institutional subscriptions

Preview

Unable to display preview. Download preview PDF.

Unable to display preview. Download preview PDF.

Literatur

  1. Speiser, A. P.: Digitale Rechenanlagen, 2.AufI. Berlin, Heidelberg, New York: 1965 Kap.III.

    Google Scholar 

  2. Pressman, A. I.: Digitale Schaltungen mit Transistoren. Berlin: 1964.

    Google Scholar 

  3. Harris, V. N., Gray, P. E., Searle, C. I.: Digital transistor circuits. New York: 1966.

    Google Scholar 

  4. Richards, R. K.: Electronic digital components and circuits. Princeton, NJ: 1967.

    Google Scholar 

  5. Delhom, L. A.: Design and application of transistor switching circuits. New York: 1968.

    Google Scholar 

  6. Speiser, A. P.: Impulsschaltungen. Berlin: 1963.

    Google Scholar 

  7. Schmitt, E.: Elektronische Schalter und Kippstufen mit Transistoren, 2.Auflage. München, Wien: 1970.

    Google Scholar 

  8. Wolf, G.: Digitale Elektronik. München: 1971.

    Google Scholar 

  9. Lee, H. B.: Circuit simulation present and future. 1969 Wescon Technical Paper, Part 4, Session 23/1.

    Google Scholar 

  10. Bongenaar, W., de Troye, N. C.: Worst case considerations in designing logical circuits. IEEE Trans. Electronic Comp. EC-14 (1965) 590–599.

    Article  Google Scholar 

  11. Hawkins, J. K.: Circuit Design of Digital Computers. New York: 1968.

    Google Scholar 

  12. Atkins, J. B.: Worst-case circuit design. IEEE Spectrum 2 (1965), Nr. 3, S. 152–161.

    Article  Google Scholar 

  13. Kroos, F. K.: Die Anpassungsschaltungen des Schaltkreissystems SIMATIC H. Siemens Z. 40 (1966) 168–172.

    Google Scholar 

  14. Bd. II, 5.1.5 dieses Taschenb.

    Google Scholar 

  15. Maley, G. A., Earle, J.: The logic design of transistor digital computers. Englewood Cliffs, NJ: 1963, Chap. 6.

    Google Scholar 

  16. Mano, M. M.: Converting to NOR and NAND logic. Electro-Technology 75 (1965) Nr. 4, S. 34–37.

    Google Scholar 

  17. Davis, E. M. et al.: Solid logic technology: versatile, high-performance micro-electronics. IBM J. Res. and Dev. 8 (1964) 102–114.

    Google Scholar 

  18. Lewis, P. M.: An Electronic Design practical guide to threshold logic. Electronic Design 15 (1967) Nr. 22, S. 65–88.

    Google Scholar 

  19. Roehr, W. D.: Techniques of current mode logic switching. Electronic Design 10 (1962) Nr. 19, S. 54–58.

    Google Scholar 

  20. Böhringer, M.: Theorie und Technik von Schaltnetzwerken. Berlin: 1969, Kap. 5.2 und 5. 3.

    Google Scholar 

  21. Philipp, E. O.: Die Dimensionierung von bistabilen Multivibratoren mit Flächentransistoren. Elektron. Rdsch. 16 (1962) 151–155.

    Google Scholar 

  22. Catt, I.: Time loss through gating of asynchronous logic signal pulses. IEEE Trans. Electronic Comp. EC-15 (1966) 108–111.

    Article  Google Scholar 

  23. Chow, W. F.: Principles of tunnel diode circuits. New York, London, Sidney: 1964.

    Google Scholar 

  24. Carroll, J. M.: Tunnel-diode and semiconductor circuits. New York: 1963.

    Google Scholar 

  25. Sims, R. C., Beck, E. R., Kamm, V. C.: A survey of tunnel-diode digital techniques. Proc. of the IRE 49 (1961) 136–146.

    Article  Google Scholar 

  26. Aleksander, I., Scarr, R. W. A.: Tunnel devices as switching elements. J. Britisch IRE Vol. 23 (1962) 177–192.

    Google Scholar 

  27. Gottlieb, E., Giorgis, J.: Tunneldiodes, part IV, logic and switching circuits. Electronics 36 (1963) Nr. 27, S. 26–31.

    Google Scholar 

  28. Murphy, D. W., Turnbull, J. R.: Design of ACP tunneldiode-coupled circuits. IBM J. Res. and Dev. 8 (1964) 506–514.

    Article  Google Scholar 

  29. Kruy, J. F., Duben, F. T: Integrated CONDITIONED OR and INHIBIT OR logic circuits. IEEE J. Solid State Circuits SC-1 (1966) 81–85.

    Article  Google Scholar 

  30. Cooperman, M.: Gigahertz tunnel diode logic. RCA Review 28 (1967) 424–459.

    Google Scholar 

  31. Walker, J. A.: Tunnel-diode circuits pave the way. Electronic Design 15 (1967) Nr. 2, S. 74–78.

    Google Scholar 

  32. Jungmeister, H. G.: Gigahertzlogik mit Tunneldioden. Bull. d. Schweiz. Elektrotechn. Vereins 60 (1969) 442–446.

    Google Scholar 

  33. Amodei, J. J.: High-speed adders and comparators using transistors and tunnel diodes. IEEE Trans. Electronic Comp. EC-13 (1964) 563–575.

    Google Scholar 

  34. Spandorfer, L. M., Schwarz, J. B.: Microelectronic logic circuits. Solid-State Design 5 (1964) Nr. 7, S. 50–56.

    Google Scholar 

  35. Steipe, L. (Hrsg.): Mikroelektronik 2. München: Wien: 1967.

    Google Scholar 

  36. Lynn, D. K., Meyer, C. S., Hamilton, D. J.: Analysis and design of integrated circuits. New York: 1967.

    Google Scholar 

  37. Bruckmoser, L.: Wirkungsweise und Kennlinien von digitalen integrierten Schaltungen. Automatik 13 (1968) 227–234.

    Google Scholar 

  38. Offner, M.: Bauelemente und Schaltungen in monolithischer integrierter Halbleitertechnik. Scientia Electrica 15 (1969) 17–34.

    Google Scholar 

  39. Brockelt, C.: Probleme bei der Planung und Entwicklung integrierter Schaltkreise für Digitalrechenanlagen. IBM-Nachr. 19 (1969) 635–642.

    Google Scholar 

  40. Harthmuth, L., Duck, W., Jenik, F.: Aufbau integrierter Halbleiterschaltungen. Regelungstechnik 16 (1968) 541–546 und 17 (1969) 12–18.

    Google Scholar 

  41. Vollmeyer, A., VDE (Hrsg.): Anwendungen integrierter Digital-und Analog-Schaltungen in der Nachrichten-und Steuerungstechnik. Berlin: 1969.

    Google Scholar 

  42. Reiß, K., Liedl, H., Spichall, W.: Integrierte Digitalbausteine. Berlin, München: 1972.

    Google Scholar 

  43. Kleemann, J.: Rund um eine integrierte Schaltung. Elektronik 19 (1969) Nr. 2, S. 35–38.

    Google Scholar 

  44. Ruegg, H. W.: First design details transistor-transistor logic circuits., Electronics 36 (1963) Nr. 12, S. 54–57.

    Google Scholar 

  45. Texas Instruments: Integrated circuits data book, first edition, Juli 1971.

    Google Scholar 

  46. Walker, R. M., Derickson, R. B.: Build flip-flops with AOI gates. Electronic Design 17 (1969) Nr. 23, S. 72–80.

    Google Scholar 

  47. Heniford, B.: TTL AND-OR-INVERT gates show excessive rise times. EDN 14 (1969) Nr. 7, S. 67–69.

    Google Scholar 

  48. Fleischhammer, W.: Gesichtspunkte beim Einsatz von TTL-Schaltkreisen in Datenverarbeitungsanlagen. Elektron. Rechenanlagen t1 (1969) 204–214.

    Google Scholar 

  49. Tarui, Y. et al.: Transistor Schottky-barrier-diode integrated logic circuit. IEEE J. Solid-State Circuits SC-4 (1969) 3–12.

    Article  Google Scholar 

  50. Cushman, R. H.: Schottky diodes speed up digital IC’s. EDN 14 (1969) Nr. 1, S. 37–40.

    Google Scholar 

  51. Bilous, O., Feinberg, I., Langdon, J. L.: Design of monolithic circuit chips. IBM J. Res. and Dev. 10 (1966) 370–376.

    Google Scholar 

  52. Crews, W.: Series gating increases current-mode logic power. Electron. Engineer 26 (1967) Nr. 11, S. 56–60.

    Google Scholar 

  53. Kroos, F. K., Seinecke, S.: Integrierte Schaltkreise im Siemens-Datenverarbeitungssystem 300. Der Elektroniker 6 (1967) 86–91.

    Google Scholar 

  54. Motorola Semiconductor Products Inc.: MECL integrated circuits data book, Ausgabe November 1972.

    Google Scholar 

  55. Frazier, R. M.: LSI offers high logic speeds. Electronic Design 16 (1968) Nr. 24, S. C18-C 23.

    Google Scholar 

  56. Straub, D., Wolf, W.: Ein Mehrfunktionen-Baustein als Gatter und MN-Flipflop. Wissenschaftl. Ber. AEG-Telefunken 41 (1968) Nr. 1, S. 39–43.

    Google Scholar 

  57. Anonym: A. shoe drops. Electronics 42 (1969) Nr. t7, S. 48–49.

    Google Scholar 

  58. Curran, L.: ECL, slumbering speedster, wakes up. Electronics 43 (1970) Nr. 6, S. 121–126.

    Google Scholar 

  59. Priel, U.: Why use current-mode flip-flops? Electronic Design 18 (1970) Nr. 3, S. 64–69.

    Google Scholar 

  60. Rein, H. M., Straub, D.: SECL, digitale integrierte Schaltungen mit besonders kleinen Schaltzeiten. Electronic Industrie 2 (1971) Nr. 3, S. 26–31.

    Google Scholar 

  61. Fassini, M.: Theorie der Striplines und ihre Anwendung auf Probleme der Impulstechnik. Bull. d. Schweiz. Elektrotechn. Vereins 57 (1966) 518–528.

    Google Scholar 

  62. Connolly, J. B.: Cross coupling in high speed digital systems. IEEE Trans. Electronic Comp. EC-15 (1966) 323–327.

    Article  Google Scholar 

  63. Dove, C. J.: Crosstalk in stripline interconnections. Conf. Comp. Technology, 18.-20. 7. 1967 in Manchester. London: 1967, S. 177–186.

    Google Scholar 

  64. Springfeld, W. K.: Multilayer printed circuit. board and connector design considerations in high performance computer packages. Proc. Technical Programme, S. 75–88, INTER-NEPCON 1968, Brighton.

    Google Scholar 

  65. Sideris, G.: Microelectronic packaging. New York: 1968.

    Google Scholar 

  66. Jarvis, D. B.: The effects of interconnections on high-speed logic circuits. IEEE Trans. Electronic Comp. EC-12 (1963) 476–487.

    Article  Google Scholar 

  67. Yao, F.: Interconnections and noise immunity of circuitry in digital computers. IEEE Trans. Electron. Comp. EC-14 (1965) 875–880.

    Article  Google Scholar 

  68. Richardson, A.: Elektrische Störungen in Digitalrechnern mit Mikroelektronik-Schaltkreisen. Elektr. Nachrichtenwes. 41 (1966) 501–511.

    Google Scholar 

  69. Gandhi, S. K., Thiel, F. L.: Pulse noise immunity in saturated logic circuits. IEEE J. Solid-State Circuits SC-2 (1967) 81–86.

    Article  Google Scholar 

  70. Piloty, R.: Zur Ermittlung der Störsicherheit binärer Schaltnetze. NTZ 21 (1968) 737–743.

    Google Scholar 

  71. Piet, G.: Problèmes d’emploi et de spécification de circuits logiques intégrés. L’onde électrique 48 (1968) 457–468.

    Google Scholar 

  72. Missing, J. F., Walther; J. E.: Calculation of cross-coupled noise in digital systems. IEEE Trans. Electronic Comp. EC-16 (1967) 14–17.

    Article  Google Scholar 

  73. Skopal, T. E.: Stop noise problems before they start. Electronic Design 17 (1969) Nr. 1, S. 90–94.

    Google Scholar 

  74. Steenburgh, L.: The incremental method of computer shielding. Computer Design 7 (1969) Nr. 10, S. 64–69.

    Google Scholar 

  75. AEG-Telefunken, Fachbereich Halbleiter: Integrierte Halbleiter-Schaltungen DTLZ-System, FP-Familie, 1967.

    Google Scholar 

  76. Gutter, F.: Bausteine der langsamen störsicheren Logik-Serie FZ 100. Siemens Z. 43 (1969) 21–24.

    Google Scholar 

  77. Güntner, H., Weiler, H.: Die langsame störsichere Logikserie FZ 100. Siemens Bauteile-Informationen 7 (1969) 184–186.

    Google Scholar 

  78. Lagemann, K.: Das DV-Flipflop, ein neuartiges Schaltglied und seine Vorzüge gegenüber dem JK-Flipflop. Elektron. Rechenanl. 9 (1967) 9–16.

    Google Scholar 

  79. Lagemann, K.: Die verschiedenen Flipfloparten und ihre Beschreibung durch Symbole und Wahrheitstabellen. Volvo Berichte 13 (1967) 149–188.

    Google Scholar 

  80. Fleischhammer, W.: Eine Systematik der zusammengesetzten bistabilen Kippstufen. Elektron. Rechenanl. 10 (1968) 34–40.

    Google Scholar 

  81. Koeper, R.: Custom metal shapes up big chips. EDN 14 (1969) Nr. 2, S. 33–41.

    Google Scholar 

  82. Forslund, D. C., Waxman, R.: The universal logic block (ULB) and its application to logic design. Conference Record of 1966 Seventh Annual Symposium on Switching and Automata Theory. IEEE Publication 16C40, 236–250.

    Google Scholar 

  83. Fleischer, H., Weinberger, A., Winkler, V. D.: The writeable personalized chip. Computer Design 9 (1970) Nr. 6, S. 59–66.

    Google Scholar 

  84. Petritz, R. L.: Current status of large scale integration technology. IEEE J. Solid-State Circuits SC-2 (1967) 130–147.

    Article  Google Scholar 

  85. Khambata, A. J.: Introduction to large-scale integration. New York: 1969.

    Google Scholar 

  86. Sechs Aufsätze verschiedener Verfasser: LSI and computer design. Electronic Design 16 (1968) Nr. 24, S. C3–056.

    Google Scholar 

  87. Ehlbeck, H. W.: Auf dem Weg zu integrierten Großschaltkreisen. Technika 17 (1968) 303–307.

    Google Scholar 

  88. Cserhalmi, N., Lowenschuss, O., Scheff, B.: Efficient partitioning for the batch-fabricated fourth generation computer. Fall Joint Comp. Conf. 1968; AFIPS Conf. Proc. Vol. 33, Part 1. New York: 1968. S. 857–865.

    Google Scholar 

  89. Conway, M. E., Spandorfer, L. M.: A computer system designer’s view of large scale integration. Fall Joint Comp. Conf. 1968; AFIPS Conf. Proc. Vol. 33, Part 1. New York: 1968, S. 835–845.

    Google Scholar 

  90. Farina, D. E.: Large-scale integration: A status report. Datamation 14 (1968) Nr. 2, S. 22–29.

    Google Scholar 

  91. Pariser, J. J., Maurer, H. E.: Implementation of the NASA modular computer with LSI functional characters. Fall Joint Comp. Conf. 1969; AFIPS Conf. Proc. Vol. 35. Montvale, N.J.: 1969, S. 231–245.

    Google Scholar 

  92. Bertram, U., Hoffmann, H., Neuhaus,H. W.: Hochintegrierte bipolare digitale Schaltungen. Intern. Elektron. Rdsch. 23 (1969) 251–255 u. 300–304.

    Google Scholar 

  93. Weil, G., Heimeier, H.: MSI und LSI — Die Technik der integrierten GroBschaltkreise. ETZ-B 21 (1969) 93–96.

    Google Scholar 

  94. Leeds, M. B.: LSI: No longer a mission impossible. Electron. Engineer 28 (1969) Nr. 2, S. 53–61.

    Google Scholar 

  95. Davies, C. A.: Systems design and complex integrated circuits. Mikroelektronik 3 (Hrsg. L. Steipe).München, Wien: 1969, S. 610–617.

    Google Scholar 

  96. Langley, F. J.: Small computer design using microprogramming and multifunction LSI arrays. Computer Design 9 (1970) Nr. 4, S. 151–157.

    Google Scholar 

  97. Rudenberg, H. G.: Large-scale integration: promises versus accomplishments—the dilemma of our industry. Fall Joint Comp. Conf. 1969; AFIPS Conf. Proc. Vol. 35. Montvale, N. J.: 1969, S. 359–367.

    Google Scholar 

  98. Hurst, S. L.: An introduction to threshold logic: a survey of present theory and practice. Radio and Electronic Eng. 37 (1969) 339–351.

    Article  Google Scholar 

  99. Micheel, L. U.: Nanosecond threshold logic gates for 16 x 16 bit, 80 ns LSI multiplier. Fall Joint Comp. Conf. 1969; AFIPS Conf. Proc. Vol. 35. Montvale, N.J.: 1969, S. 463–468.

    Google Scholar 

  100. EEE surveys bipolar medium-scale integration (MSI). EEE 16 (1968) Nr. 4, S. 18–26.

    Google Scholar 

  101. Crawford, R. H.: MOSFET in circuit design. New York: 1967.

    Google Scholar 

  102. Farina, D. E., Trotter, D.: MOS integrated circuits save space and money. Electronics 38 (1965) Nr. 20, S. 84–95.

    Google Scholar 

  103. Frohman-Bentchkowsky, D., Vadasz, L.: Computer-aided design and characterisation of digital MOS integrated circuits. IEEE J. of Solid-State Circuits SC-4 (1969) 57–64.

    Article  Google Scholar 

  104. Texas Instruments: MOS, die neue Technologie. TI-Report, Mai 1969, S. 26–42.

    Google Scholar 

  105. Charlyle, J. S., Leibbrand, R.: Die MOS-Technik. Einführung und Übersicht. Elektronik 18 (1969) 3–6 u. 47–52.

    Google Scholar 

  106. Hillebrand, F.: Digitale integrierte Schaltungen mit Feldeffekttransistoren. NTZ 23 (1970) 495–500.

    Google Scholar 

  107. Warner, jr., R. M.: Comparing MOS and bipolar integrated circuits. IEEE Spectrum 4 (1967) Nr. 6, S. 50–58.

    Article  Google Scholar 

  108. Evans, J. B.: Integrated MOST circuits. Microelectronics and Reliability 7 (1968) 11–36.

    Article  Google Scholar 

  109. Weinberger, A.: Large scale integration of MOS complex logic. IEEE J. Solid-State Circuits SC-4 (1969) 182–190.

    Article  Google Scholar 

  110. Faggin, F., Hoff, M. E.: Standards parts and custom design merge in four-chip processor kit. Electronics 45 (1972) Nr. 9, S. 112–116.

    Google Scholar 

  111. Eaton, S. S.: Complementary MOS logic and applications. Electronic Eng. 29 (1970) Nr. 5, S. 52–57.

    Google Scholar 

  112. Karp, J., de Atley, E.: Use four-phase MOS IC logic. Electronic Design 15 (1967) Nr. 7, S. 60–68.

    MathSciNet  Google Scholar 

  113. Boysel, L. L., Murphy, J. P.: Four-phase LSI logic offers new approach to computer designer. Computer Design 9 (1970) Nr. 4, S. 141–146.

    Google Scholar 

  114. DiMassimo, D.: Complementary symmetry MOS IC’s. EEE 18 (1970) Nr. 10, S. 40–46.

    Google Scholar 

  115. Faggin, F., Klein, T.: A faster generation of MOS devices with low thresholds is riding the crest of the new wave, silicon-gate IC’s. Electronics 42 (1969) Nr. 20, S. 88–94.

    Google Scholar 

  116. Sheets, J.: Three-state switching brings wired OR to TTL. Electronics 43 (1970) Nr. 19, S. 78–84.

    Google Scholar 

  117. Femling, D.: Enhancement of modular design capability by use of tri-state logic. Computer Design 10 (1971) Nr. 6, S. 59–64.

    Google Scholar 

  118. Prinz, H., Zaengl, W., Vöicker, O.: Das Bergeron-Verfahren zur Lösung von Wanderwellenaufgaben. Bull. d. Schweiz. Elektrotechn. Vereins 53 (1962) 725–739.

    Google Scholar 

  119. Rein, H. M.: Probleme schneller integrierter Schaltungen. Frequenz 26 (1972) Nr. 2, S. 30–39.

    Article  Google Scholar 

  120. Miles, T. E.: Schottky TTL vs ECL for high speed logic. Computer Design 11 (1972) Nr. 10, S. 79–86.

    Google Scholar 

  121. Noyce, R. N., Bohn, R. E., Chua, H. T.: Schottky diodes makes IC scene. Electronics 42 (1969) Nr. 15, S. 74–80.

    Google Scholar 

  122. Kurz, B., Barron, M. B.: Improved schottky clamped (T2L)circuits. IEEE J. Solid-State Circuits SC-7 (1972) 175–179.

    Article  Google Scholar 

  123. Sechler, R. F., Strube, A. R., Turnbull, J. R.: ASLT circuit design. IBM J. Res. and Dev. 11 (1967) 74–85.

    Google Scholar 

  124. Vacca, A. A.: The case for emitter-coupled logic. Electronics 44 (1971) Nr. 9,S. 48–52.

    Google Scholar 

  125. Feller, A., Kaupp, H. R., Digiacomo, J. J.: Cross-talk and reflections in high-speed digital systems. Fall Joint Comp. Conf. 1965; AFIPS Conf. Proc., Vol. 27, Part 1. Washington DC: 1965, S. 511–525.

    Google Scholar 

  126. Kaiser, W.: Die Störsicherheit bei Werkzeugmaschinen-Steuerungen mit integrierter Schaltkreistechnik. Steuerungstechnik 3 (1970) Nr. 1, S. 10–15.

    MathSciNet  Google Scholar 

  127. Boaen, V.: Designing logic circuits for high noise immunity. IEEE Spectrum 10 (1973) Nr. 1, S. 53–59.

    Article  Google Scholar 

  128. Anonym: Störungen in Anlagen mit integrierten Digital-Schaltungen. Valvo Technische Informationen für die Industrie (1970) Nr. 140.

    Google Scholar 

  129. De-Falco, J. A.: Reflections and crosstalk in logic circuit interconnections. IEEE Spectrum 7 (1970) Nr. 7, S. 44–50.

    Article  Google Scholar 

  130. Dethlefsen, H. J., Spichall, W.: Hohe dynamische Störsicherheit mit Bausteinen der Logikserie FZ 100. Siemens-Bauteile-Informationen 9 (1971) Nr. 3, S. 76–78.

    Google Scholar 

  131. Erdmeier, O., Schwarz, S.: Erhöhung der Störsicherheit von Logikschaltungen. Elektronik 19 (1970) 407–409.

    Google Scholar 

  132. Lagemann, K.: Ein Vorschlag zur Darstellung asynchron betriebener JK-Flipflops. Elektron. Rechenanl. 10 (1968) 171–176.

    Google Scholar 

  133. Treadway, R.: What truth tables don’t tell you. Electronic Design 18 (1970) Nr. 23, S. 68–72.

    Google Scholar 

  134. Bergtold, F.: Flipflop-Arbeitstabelle für beliebigen Betrieb. Automatik 15 (1970) 317–319.

    Google Scholar 

  135. Sparkes, J. J.: Bistabile elements for sequential circuits. Electronic Eng. 38 (1966) 510–515.

    Google Scholar 

  136. Smith, M. G., Notz, W. A., Schischa, E.: The questions of system implementation with large-scale integration. IEEE Trans. on Computers. C-18 (1969) 690–694.

    Article  Google Scholar 

  137. Xylander, M. P.: Low-power bipolar technique begets low-power LSI logic. Electronics 45 (1972) Nr. 16, S. 80–82.

    Google Scholar 

  138. Berger, H. H., Wiedmann, S. K.: Merged-transistor logic (MTL)—A low-cost bipolar logic concept. IEEE J. Solid-State Circuits SC-7 (1972) 340–346.

    Article  Google Scholar 

  139. Hart, C. M., Slob, A.:Integrated injection logic: A new approach to LSI. IEEE J. Solid-State Circuits SC-7 (1972) 346–351.

    Article  Google Scholar 

  140. Rein, H. M., Clauss, H., Wörner, K.: Integrierte Subnanosekunden-Schal. tungen mit kleiner Verlustleistung und wenig Komponenten. NTZ 25 (1972) 465–470.

    Google Scholar 

  141. Stehlin, R. A., Niemann, G. W.: Complementary transistor-transistor logic (CPI.)An approach to high-speed micropower logic. IEEE J. Solid-State Circuits SC-7 (1972) 153–160.

    Article  Google Scholar 

  142. Holle, E., Nöchel, J.: Die COS/MOS-Technik. Elektronik 20 (1971) 111–116.

    Google Scholar 

  143. Podraza, G. V., Gregg, R. S., Stager, J. R.: Efficient MSI partitioning for a digital computer. IEEE Trans. on Computers C-19 (1970) 1020–1028.

    Google Scholar 

  144. Fleischhammer, W., Koppe, G., Schneider, G.: T3L circuits, a useful extension of the T2L circuit family. Electronics, erscheint demnächst.

    Google Scholar 

  145. Slob, A.: Schnelle logische Schaltungen mit geringem Energieverbrauch. Philips Techn. Rundsch. 29 (1968) 355–359.

    Google Scholar 

  146. Anonym: Milliwatt logic for nanosecond LSI. EDN (1969) Nr. 7, S. 20 u. 23.

    Google Scholar 

  147. Anonym: Current switch scheme promises fast LSI logic. Electronics 44 (1971) Nr. 21, S. 29.

    Google Scholar 

Download references

Authors

Editor information

Editors and Affiliations

Rights and permissions

Reprints and permissions

Copyright information

© 1974 Springer-Verlag, Berlin · Heidelberg

About this chapter

Cite this chapter

Kroos, F.K. (1974). Digitale Schaltkreise. In: Weber, W. (eds) Taschenbuch der Informatik. Springer, Berlin, Heidelberg. https://doi.org/10.1007/978-3-642-65584-5_10

Download citation

  • DOI: https://doi.org/10.1007/978-3-642-65584-5_10

  • Publisher Name: Springer, Berlin, Heidelberg

  • Print ISBN: 978-3-642-65585-2

  • Online ISBN: 978-3-642-65584-5

  • eBook Packages: Springer Book Archive

Publish with us

Policies and ethics