Zusammenfassung
Die RISC (Reduced Instruction Set Computer)-Philosophie wurde zum Ende der 70er Jahre geboren und mit großem Eifer von den Verfechtern gegen das sogenannte CISC (Complex Instruction Set Computer)-Konzept der vergangenen Jahre als ein wesentlicher Schritt in Richtung Leistungserhöhung dargestellt. Im Zusammenhang mit diesen neuartigen Architekturen steht der MIPS (Million Instructions Per Second)-Begriff, der gern benutzt wird, um etwas über die Leistungsfähigkeit einer Rechnerarchitektur auszusagen.
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Rights and permissions
Copyright information
© 2000 Friedr. Vieweg & Sohn Verlagsgesellschaft mbH,Braunschweig/Wiesbaden
About this chapter
Cite this chapter
Herrmann, P. (2000). RISC-Architektur. In: Rechnerarchitektur. Vieweg+Teubner Verlag, Wiesbaden. https://doi.org/10.1007/978-3-322-96914-9_12
Download citation
DOI: https://doi.org/10.1007/978-3-322-96914-9_12
Publisher Name: Vieweg+Teubner Verlag, Wiesbaden
Print ISBN: 978-3-528-15598-8
Online ISBN: 978-3-322-96914-9
eBook Packages: Springer Book Archive