Zusammenfassung
Zu den derzeit wichtigsten logischen Schaltungen gehören die arithmetischen Schaltungen. Sie finden in allen Tischrechnern und digitalen Rechenmaschinen, aber auch in Digitalfiltern, digitalen Korrelatoren und in vielen andern digitalen Systemen Anwendung. Arithmetische Schaltungen sind in der Regel sequentielle Schaltungen. Man unterscheidet bei den arithmetischen Schaltungen zwischen serieller und paralleler Ein- und Ausgabe, je nachdem ob die einzelnen Bits einer Zahl (Binärzahl oder BCD-Zahl) in Serie (also nacheinander) oder Parallel (das heisst miteinander) ein- bzw. ausgegeben werden1. Alle arithmetischen Schaltungen, bei denen mindestens eine Ein- oder Ausgabe seriell erfolgt, enthalten zwangsläufig sequentielle Elemente (zum Beispiel Flip-flops) und sind demnach sequentielle Schaltungen.
Access this chapter
Tax calculation will be finalised at checkout
Purchases are for personal use only
Preview
Unable to display preview. Download preview PDF.
Literaturverzeichnis zu Kapitel IX
Flores, I., The Logic of Computer Arithmetic (Prentice Hall, Englewood Cliffs, N. J. 1963).
Braun, E. L., Digital Computer Design (Academic Press, New York, 1963), Chapter 6: Arithmetic Operations.
Oberman, R. M., Disciplines in Combinational and Sequential Circuit Design (McGraw-Hill Book Co., New York, 1970).
Sobel, H. S., Introduction to Digital Computer Design (Addison-Wesley Publishing Co., Reading, Mass., 1970), Chapter 4: Arithmetic Operations.
Chu, Y., Digital Computer Design Fundamentals (McGraw-Hill Book Co., New York, 1962), Chapter 1: Digital Arithmetic I (= Binary Arithmetic).
Flores, I., Computer Design (Prentice Hall, Englewood Cliffs, N. J., 1967).
Knuth, D. E., The Art of Computer Programming (Addison-Wesley Publishing Co., Reading, Mass., 1969), Vol. 1: Fundamental Algorithms, Vol.2: Seminumerical Algorithms.
Hastings, C., Approximations for Digital Computers (Princeton University Press, Princeton, N.J., 1955).
Texas Instruments, Datenblätter der «Arithmetic Logic Unit» SN 74181 und des «Look-Ahead Carry Generator» SN 74182 (Texas Instruments Inc., Dallas, Texas, 1970).
Weller, C. W., A High-Speed Carry Circuit for Binary Adders, IEEE Trans. on Computers C-18, 728–732 (1969).
Dadda, L., Some Scheme for Parallel Multipliers, Alta Frequenza 34, 349–356 (1965).
Dadda, L., and Ferrari, D., Digital Multipliers: A Unified Approach, Alta Frequenza 37, 1079–1086 (1968).
Dean, K. J., Versatile Multiplier Arrays, Electronics Letters 4, 333–334 (1968).
Guild, H. H., Fully Iterative Fast Array for Binary Multiplication and Addition, Electronic Letters 5, 263 (1969).
De Mori, R., Cellular Structures for Parallel Multipliers (Proceedings of the First Bruxelles Symposium on Design and Application of Logical Systems, September 1969, pp. 1076-1098).
Springer, J., und Alfke, P., Parallel Multiplier gets Boost from IC Iterative Logic, Electronics, October 12, 1970, 89-93.
Habibi, A., und Wintz, P. A., Fast Multipliers, IEEE Trans. on Computers C-19, 153–157 (1970).
Wallace, C. S., A Suggestion for a Fast Multiplier, IEEE Trans. on Electronic Computers EC-13, 14–17 (1964).
Dean, K. J., Binary Division Using a Data-Dependent Iterative Array, Electronics Letters 4, 283–284 (1968).
Gex, A., Multiplier-Divider Cellular Array, Electronics Letters 7, 442–444 (1971).
Hennie, F. C., Iterative Arrays of Logical Circuits, M. I. T. Press Research Monographs (M. I. T. Press, Boston, Mass., and John Wiley & Sons, New York, 1961).
Guild, H. H., Fast Decimal-Binary Conversion, Electronics Letters 5, 427–428 (1969).
Dean, K. J., Cellular Logical Array for Extracting Square Roots, Electronics Letters 4, 314–315 (1968).
Guild, H. H., Cellular Logical Array for Nonrestoring Square-Root Extraction, Electronics Letters 6, 66–67 (1970).
Booth, A. D., A Signed Binary Multiplication Technique, Quart. Journ, Mech. and Applied Math., IV, 2, 236-240.
Ghest, R. C., A 2’s Complement Digital Multiplier, The Am 2505, Application Note im «Advanced Microdevices Data Book», 339-349 (Sunnyvale Calif, 1974).
Author information
Authors and Affiliations
Rights and permissions
Copyright information
© 1977 Springer Basel AG
About this chapter
Cite this chapter
Shah, A., Saglini, M., Weber, C. (1977). Binäre Arithmetik. In: Integrierte Schaltungen in Digitalen Systemen. Lehr- und Handbücher der Ingeniurwissenschaften, vol 32. Birkhäuser, Basel. https://doi.org/10.1007/978-3-0348-5742-0_2
Download citation
DOI: https://doi.org/10.1007/978-3-0348-5742-0_2
Publisher Name: Birkhäuser, Basel
Print ISBN: 978-3-0348-5743-7
Online ISBN: 978-3-0348-5742-0
eBook Packages: Springer Book Archive